首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> lattice(萊迪思)半導(dǎo)體公司

為FPGA軟處理器選擇操作系統(tǒng)(08-100)

  •   操作系統(tǒng)能夠提高可移植性,并提供多種經(jīng)過測試的抽象層,服務(wù)層和應(yīng)用模塊層以供選擇,從而加快產(chǎn)品上市時(shí)間并減少應(yīng)用程序出錯(cuò)的可能性。然而,選擇一個(gè)嵌入式操作系統(tǒng)( OS )從來就不是一個(gè)簡單的過程,因?yàn)榧汕度胧杰浖姆绞竭x擇余地很大,你可以完全都由自己來編寫,或通過商業(yè)定制專門實(shí)時(shí)操作系統(tǒng),也可以直接購買通用操作系統(tǒng)不作任何修改,現(xiàn)成的通用操作系統(tǒng)。FPGA性能的提高和軟處理器核的出現(xiàn),直接導(dǎo)致了可編程邏輯SoC解決方案的產(chǎn)生,隨著這一變化,關(guān)于選擇標(biāo)準(zhǔn),設(shè)計(jì)方案以及折中考慮等傳統(tǒng)經(jīng)驗(yàn)也需要與時(shí)俱進(jìn)以
  • 關(guān)鍵字: 萊迪思  FPGA  操作系統(tǒng)  

利用可編程邏輯器件實(shí)現(xiàn)靈活的電源管理

  • 電源管理一般是指涉及電路板供電方面的相關(guān)問題。該相關(guān)問題包含:?選擇各種DC-DC轉(zhuǎn)換器為電路板供電...
  • 關(guān)鍵字: PLD  Lattice  FPGA  電源管理  

SYNPLICITY聯(lián)手LATTICE將項(xiàng)目擴(kuò)展到DSP綜合技術(shù)領(lǐng)域

  •   SYNPLICITY和 LATTICE進(jìn)一步加強(qiáng)合作,日前共同推出了面向 DSP 設(shè)計(jì)的高度優(yōu)化的非專有 ESL 綜合流程技術(shù) Synplify DSP。Synplicity 的 Synplify® DSP 軟件現(xiàn)可支持 LatticeECP2M 和 LatticeXP2 現(xiàn)場可編程門陣列 (FPGA) 器件,從而為航空航天、無線、電信及數(shù)字多媒體應(yīng)用領(lǐng)域的 DSP 算法實(shí)施提供了功能強(qiáng)大的解決方案。   Lattice 公司的市場營銷副總裁 Stan Kop
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  SYNPLICITY  LATTICE  DSP  MCU和嵌入式微處理器  

萊迪思為LatticeECP2低成本FPGA擴(kuò)展市場

  • --第二代 EConomy Plus器件降低了50%的價(jià)格并達(dá)到雙倍的密度 -- 萊迪思半導(dǎo)體公司近日公布了其第二代EConomy Plus 現(xiàn)場可編程門陣列 (FPGA)器件,LatticeECP2系列。用了富士通90納米CMOS工藝和300毫米硅片,在大批量的情況下,此系列使得FPGA價(jià)格降到每1000查找表(LUT)低于0.50美元。與130納米 LatticeECP FPGA相比,新的系
  • 關(guān)鍵字: LatticeECP2  萊迪思  市場  

萊迪思富士通發(fā)布LatticeSC和LatticeECP2

  • -通力合作打造出難以超越的FPGA產(chǎn)品系列- 萊迪思半導(dǎo)體公司近日宣布推出其新一代的90納米FPGA,包含兩個(gè)全新的FPGA器件系列。LatticeSC™ 系統(tǒng)芯片F(xiàn)PGA的設(shè)計(jì)宗旨是提供業(yè)界最佳的整體性能,而LatticeECP2™ FPGA則將業(yè)界成本最低的FPGA結(jié)構(gòu)和高端的FPGA功能集于一身。這兩個(gè)器件系列都采用了富士通公司經(jīng)過優(yōu)化的工藝,既滿足了高容量FPGA對成本效率的要求,又能夠提供擁有數(shù)百萬門的系統(tǒng)級FPGA所需的千兆赫性能。這兩個(gè)器件系列將在
  • 關(guān)鍵字: LatticeECP2  LatticeSC  富士通  萊迪思  

萊迪思推出LatticeSC系統(tǒng)芯片F(xiàn)PGA系列

  • -    LatticeSC FPGA 將高速I/O、SERDES、結(jié)構(gòu)化的ASIC模塊 和高性能的FPGA結(jié)構(gòu)集成在單個(gè)器件上 -     萊迪思半導(dǎo)體公司近日發(fā)布了其LatticeSCTM系統(tǒng)芯片F(xiàn)PGA系列。該系列在高速應(yīng)用中有著無以倫比的性能和連通性。LatticeSC FPGA采用富士通的90納米CMOS工藝技術(shù)并用300毫米硅片制造,能夠加速芯片至芯片、芯片至存儲(chǔ)器、高速串行
  • 關(guān)鍵字: FPGA系列  LatticeSC  萊迪思  

半導(dǎo)體公司注重品牌戰(zhàn)略自身產(chǎn)品差異化

  •       2006年伊始,Intel和AMD紛紛開始為各自的微處理器樹立新的品牌。營銷戰(zhàn)神Intel花3億美元巨資為Centrino在消費(fèi)者心中打造了“無線筆記本”的形象,又將推出“Viiv”(與英文單詞“five”押韻)作為其娛樂PC平臺的品牌名稱。AMD市場銷售部門總管表示,AMD今年也將揭曉其數(shù)字媒體平臺的新品牌名稱,雖然目前還沒有什么詳細(xì)消息。        &nbs
  • 關(guān)鍵字: 半導(dǎo)體公司  品牌  戰(zhàn)略  

Lattice可簡化時(shí)鐘網(wǎng)絡(luò)設(shè)計(jì)

  •  Lattice半導(dǎo)體公司為高性能通訊和計(jì)算產(chǎn)品推出第二代零延時(shí)時(shí)鐘發(fā)生器,它可產(chǎn)生20個(gè)時(shí)鐘輸出,每個(gè)輸出的轉(zhuǎn)換率都可以獨(dú)立編程,提供標(biāo)準(zhǔn)輸入輸出和頻率選擇。ispClock5600A的鎖相環(huán)(PLL)及分隔器系統(tǒng)可從參考輸入綜合多種時(shí)鐘頻率。   該發(fā)生器基于非易失系統(tǒng)內(nèi)E2CMOS,與該公司第一代ispClock5600器件兼容,但增加了很多新功能,各種參數(shù)性能也有了顯著改進(jìn)。最大壓控振蕩器(VCO)工作頻率已經(jīng)提升到800MHz。它支持33.33-、100-、133.33-和50MHz時(shí)鐘頻率。輸
  • 關(guān)鍵字: Lattice    設(shè)計(jì)  時(shí)鐘  網(wǎng)絡(luò)  

用可編程的扭斜控制來解決時(shí)鐘網(wǎng)絡(luò)問題的方法

  • 時(shí)鐘網(wǎng)絡(luò)管理問題提高同步設(shè)計(jì)的整體性能的關(guān)鍵是提高時(shí)鐘網(wǎng)絡(luò)的頻率。然而,諸如時(shí)序裕量、信號完整性、相關(guān)時(shí)鐘邊沿的同步等因素極大地增加了時(shí)鐘網(wǎng)絡(luò)設(shè)計(jì)的復(fù)雜度。傳統(tǒng)上,時(shí)鐘網(wǎng)絡(luò)的設(shè)計(jì)采用了簡單的元件,諸如扇出緩沖器、時(shí)鐘發(fā)生器、延時(shí)線、零延時(shí)緩沖器和頻率合成器。由于PCB走線長度不等而引起的時(shí)序誤差,采用蜿蜒走線設(shè)計(jì)的走線長度匹配方法來處理。走線阻抗與輸出驅(qū)動(dòng)阻抗的不匹配經(jīng)常通過反復(fù)試驗(yàn)選擇串聯(lián)電阻來消除。多種信號的標(biāo)準(zhǔn)使得時(shí)鐘邊沿的同步更加復(fù)雜。至今,這三種挑戰(zhàn)會(huì)經(jīng)常遇到,并且鮮有理想的解決方案。以下描述了
  • 關(guān)鍵字: 萊迪思  

可編程邏輯器件融合CPLD+FPGA最佳特性

  • 可編程邏輯器件融合CPLD+FPGA最佳特性 Lattice(萊迪思)半導(dǎo)體公司近日推出了新的MachXO可編程邏輯器件系列產(chǎn)品,Lattice稱,這種新一代的跨越式可編程邏輯器件支持傳統(tǒng)上由高密度的CPLD或者低容量的FPGA所實(shí)現(xiàn)的應(yīng)用?! ?jù)Lattice現(xiàn)場應(yīng)用支持副總裁Jock Tomlinson介紹,MachXO邏輯器件建立在低成本的130nm嵌入式Flash處理工藝上。它能夠在單芯片中瞬時(shí)工作,這種特性對于許多CPLD應(yīng)用來說是十分重要的。3.5ns的管腳至管腳的延時(shí)使得器件能夠滿足當(dāng)代系統(tǒng)
  • 關(guān)鍵字: Lattice(萊迪思)半導(dǎo)體公司  

三端并聯(lián)穩(wěn)壓器的隱藏應(yīng)用

  • 三端并聯(lián)穩(wěn)壓器的隱藏應(yīng)用    引言  眾多半導(dǎo)體公司均推出了三端并聯(lián)穩(wěn)壓器 (three-terminal shunt regulator)。此類器件帶有內(nèi)部基準(zhǔn)精確度、運(yùn)算放大器及內(nèi)部并聯(lián)晶體管,以精確控制供電電壓。圖 1 給出了典型的電路應(yīng)用。三端并聯(lián)穩(wěn)壓器是廉價(jià)的半導(dǎo)體器件,除了并聯(lián)穩(wěn)壓器以外,其還具備其他有用的電源設(shè)計(jì)應(yīng)用。這種半導(dǎo)體器件可用作廉價(jià)的運(yùn)算放大器,用于控制回路反饋。該器件還可同晶體管及無源組件協(xié)同使用,又可用于快速自舉電路。此外,這種器件經(jīng)過配置,還可作為低功耗輔助電
  • 關(guān)鍵字: 半導(dǎo)體公司  

SiGe半導(dǎo)體助便攜式消費(fèi)類電子產(chǎn)品實(shí)現(xiàn)嵌入式Wi-Fi 功能(圖)

  • SiGe半導(dǎo)體助便攜式消費(fèi)類電子產(chǎn)品實(shí)現(xiàn)嵌入式Wi-Fi 功能(圖)  SiGe 半導(dǎo)體公司 (SiGe Semiconductor, Inc) 現(xiàn)已進(jìn)一步擴(kuò)展其 Wi-Fi 芯片系列,在產(chǎn)品中加入專為降低便攜式消費(fèi)類電子產(chǎn)品尺寸及功耗而設(shè)計(jì)的無線射頻 (RF) 前端方案?! ∪碌?RangeCharger 器件包括 SE2550L RF 前端模塊及 SE2523L 功率放大器,主要面向 802.11b/g 無線局域網(wǎng) (WLAN) 系統(tǒng)。SE2550L 在一個(gè)微型芯片級封裝內(nèi)集成了收發(fā)器和天線之間所需
  • 關(guān)鍵字: SiGe  半導(dǎo)體公司  

下一代成幀器/映射器:提升網(wǎng)絡(luò)傳輸效率

  • 下一代成幀器/映射器:提升網(wǎng)絡(luò)傳輸效率   上司、公司和客戶無時(shí)無刻不在要求我們以較少的投入實(shí)現(xiàn)較高的產(chǎn)出。在以一種最佳的成本效益型方式來完成經(jīng)由傳輸基礎(chǔ)設(shè)施的數(shù)據(jù)移動(dòng)任務(wù)時(shí),這種要求尤其明顯?! ∽畛醯膫鬏斁W(wǎng)絡(luò)基于一種簡單的“配置完成便不再過問”的規(guī)則。它依靠的是SONET/SDH TDM(時(shí)分復(fù)用)能力。但是,向基于分組的傳輸要求的轉(zhuǎn)變迫使業(yè)界不得不開發(fā)新的標(biāo)準(zhǔn)和架構(gòu)。而這反過來又促成了成幀器/映射器芯片在物理層水平上的發(fā)展,從而提供一條將現(xiàn)有的傳輸網(wǎng)絡(luò)更加有效地應(yīng)用于數(shù)據(jù)業(yè)
  • 關(guān)鍵字: 半導(dǎo)體公司  
共305條 20/21 |‹ « 12 13 14 15 16 17 18 19 20 21 »

lattice(萊迪思)半導(dǎo)體公司介紹

您好,目前還沒有人創(chuàng)建詞條lattice(萊迪思)半導(dǎo)體公司!
歡迎您創(chuàng)建該詞條,闡述對lattice(萊迪思)半導(dǎo)體公司的理解,并與今后在此搜索lattice(萊迪思)半導(dǎo)體公司的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473