rf-fpga 文章 進(jìn)入rf-fpga技術(shù)社區(qū)
美高森美發(fā)布領(lǐng)先的FPGA新產(chǎn)品概覽
- 1. 超安全SmartFusion2? SoC FPGA和 IGLOO2? FPGA 美高森美的超安全SmartFusion2? SoC FPGA和 IGLOO2? FPGA器件,無論在器件、設(shè)計(jì)和系統(tǒng)層次上的安全特性都比其他領(lǐng)先FPGA制造商更先進(jìn)。新的數(shù)據(jù)安全特性現(xiàn)已成為美高森美主流SmartFusion2 SoC FPGA和 IGLOO2 FPGA器件的一部分,可讓開發(fā)人員充分利用器件本身所具有的同級別器件中的最低功耗,高可靠性和最佳安全技術(shù),以期構(gòu)建高度差
- 關(guān)鍵字: 美高森美 SmartFusion2 FPGA
FPGA時(shí)序約束的6種方法
- 對自己的設(shè)計(jì)的實(shí)現(xiàn)方式越了解,對自己的設(shè)計(jì)的時(shí)序要求越了解,對目標(biāo)器件的資源分布和結(jié)構(gòu)越了解,對EDA工具執(zhí)行約束的效果越了解,那么對設(shè)計(jì)的時(shí)序約束目標(biāo)就會越清晰,相應(yīng)地,設(shè)計(jì)的時(shí)序收斂過程就會更可控。 下文總結(jié)了幾種進(jìn)行時(shí)序約束的方法。按照從易到難的順序排列如下: 0.核心頻率約束 這是最基本的,所以標(biāo)號為0. 1.核心頻率約束+時(shí)序例外約束 時(shí)序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay.但這還不是最完整的時(shí)序約束
- 關(guān)鍵字: FPGA 時(shí)序約束
從硬件角度討論FPGA開發(fā)框架
- FPGA采用了邏輯單元陣列概念,內(nèi)部包括可配置邏輯模塊、輸出輸入模塊和內(nèi)部連線三個部分。每一塊FPGA芯片都是由有限多個帶有可編程連接的預(yù)定義源組成來實(shí)現(xiàn)一種可重構(gòu)數(shù)字電路。 長久以來新型FPGA的功能和性能已經(jīng)為它們贏得系統(tǒng)中的核心位置,成為許多產(chǎn)品的主要數(shù)據(jù)處理引擎。 鑒于FPGA在如此多應(yīng)用中的重要地位,采取正式且注重方法的開發(fā)流程來處理FPGA設(shè)計(jì)比以往更加重要。該流程旨在避免開發(fā)周期后期因發(fā)現(xiàn)設(shè)計(jì)缺陷而不得不進(jìn)行費(fèi)時(shí)費(fèi)錢的設(shè)計(jì)修改,而且該缺陷還可能對項(xiàng)目進(jìn)度計(jì)劃、成本和質(zhì)量造成災(zāi)
- 關(guān)鍵字: FPGA
【從零開始走進(jìn)FPGA】美好開始——我流啊流啊流
- 按照基于Windows的語言(C、C++、C#)等編程語言的初學(xué)入門教程,第一個歷程應(yīng)該是“Hello World!”的例程。但由于硬件上的驅(qū)動難易程度,此例程將在在后續(xù)章程中推出。硬件工程師學(xué)習(xí)開發(fā)板的第一個例程:流水燈,一切美好的開始。 本章將會在設(shè)計(jì)代碼的同時(shí),講解Quartus II 軟件的使用,后續(xù)章節(jié)中只講軟件的思想,以及解決方案,不再做過多的累贅描述。 一、Step By Step 建立第一個工程 (1)建立第一個工程,F(xiàn)ile-New-New
- 關(guān)鍵字: FPGA Quartus II
基于FPGA的跨時(shí)鐘域信號處理——MCU
- 說到異步時(shí)鐘域的信號處理,想必是一個FPGA設(shè)計(jì)中很關(guān)鍵的技術(shù),也是令很多工程師對FPGA望而卻步的原因。但是異步信號的處理真的有那么神秘嗎?那么就讓特權(quán)同學(xué)和你一起慢慢解開這些所謂的難點(diǎn)問題,不過請注意,今后的這些關(guān)于異步信號處理的文章里將會重點(diǎn)從工程實(shí)踐的角度出發(fā),以一些特權(quán)同學(xué)遇到過的典型案例的設(shè)計(jì)為依托,從代碼的角度來剖析一些特權(quán)同學(xué)認(rèn)為經(jīng)典的跨時(shí)鐘域信號處理的方式。這些文章都是即興而寫,可能不會做太多的分類或者歸納,也有一些特例,希望網(wǎng)友自己把握。 另外,關(guān)于異步時(shí)鐘域的話題,推薦大家
- 關(guān)鍵字: FPGA MCU
跨越鴻溝:同步世界中的異步信號
- 只有最初級的邏輯電路才使用單一的時(shí)鐘。大多數(shù)與數(shù)據(jù)傳輸相關(guān)的應(yīng)用都有與生俱來的挑戰(zhàn),即跨越多個時(shí)鐘域的數(shù)據(jù)移動,例如磁盤控制器、CDROM/DVD 控制器、調(diào)制解調(diào)器、網(wǎng)卡以及網(wǎng)絡(luò)處理器等。當(dāng)信號從一個時(shí)鐘域傳送到另一個時(shí)鐘域時(shí),出現(xiàn)在新時(shí)鐘域的信號是異步信號。 在現(xiàn)代 IC、ASIC 以及 FPGA 設(shè)計(jì)中,許多軟件程序可以幫助工程師建立幾百萬門的電路,但這些程序都無法解決信號同步問題。設(shè)計(jì)者需要了解可靠的設(shè)計(jì)技巧,以減少電路在跨時(shí)鐘域通信時(shí)的故障風(fēng)險(xiǎn)。 基礎(chǔ) 從事多時(shí)鐘設(shè)計(jì)的第一
- 關(guān)鍵字: FPGA 異步信號 FIFO
零基礎(chǔ)學(xué)FPGA(十)初入江湖之i2c通信
- 相信學(xué)過單片機(jī)的同學(xué)對I2C總線都不陌生吧,今天我們來學(xué)習(xí)怎么用verilog語言來實(shí)現(xiàn)它,并在FPGA學(xué)習(xí)版上顯示。 i2c總線在近年來微電子通信控制領(lǐng)域廣泛采用的一種新型的總線標(biāo)準(zhǔn),他是同步通信的一種特殊方式,具有接口少,控制簡單,器件封裝形式小,通信速率高等優(yōu)點(diǎn)。在主從通信中,可以有多個i2c總線器件同時(shí)接到i2c總線上,所有與i2c兼容的器件都有標(biāo)準(zhǔn)的接口,通過地址來識別通信對象,使他們可以經(jīng)由i2c總線互相直接通信。 i2c總線由兩條線控制,一條時(shí)鐘線SCL,一條數(shù)據(jù)線SDA,這
- 關(guān)鍵字: FPGA i2c verilog
智能醫(yī)療成風(fēng)口 IC設(shè)計(jì)企業(yè)如何站位?
- 市場研究機(jī)構(gòu)ICInsights最新報(bào)告稱,中國IC設(shè)計(jì)企業(yè)在2014年全球前五十無晶圓廠IC供應(yīng)商排行榜上占據(jù)9個席位。這9家廠商包括海思、展訊、大唐微、南瑞智芯、華大、中興、瑞芯微、銳迪科、全志。而2009年只有1家企業(yè)入圍,這表明中國無晶圓廠IC產(chǎn)業(yè)確實(shí)成長顯著。 然而,上述9家入圍企業(yè)中,有5家都聚焦于目前最熱門的智能手機(jī)市場。當(dāng)然,這些年智能手機(jī)終端產(chǎn)業(yè)確實(shí)增長迅速,也為中國IC設(shè)計(jì)提供了發(fā)展空間和機(jī)遇。但我國擁有的是全球最大的信息消費(fèi)市場,每年進(jìn)口集成電路產(chǎn)品超過2000億美元,對I
- 關(guān)鍵字: 海思 展訊 FPGA
FPGA時(shí)序約束的6種方法
- 對自己的設(shè)計(jì)的實(shí)現(xiàn)方式越了解,對自己的設(shè)計(jì)的時(shí)序要求越了解,對目標(biāo)器件的資源分布和結(jié)構(gòu)越了解,對EDA工具執(zhí)行約束的效果越了解,那么對設(shè)計(jì)的時(shí)序約束目標(biāo)就會越清晰,相應(yīng)地,設(shè)計(jì)的時(shí)序收斂過程就會更可控。 下文總結(jié)了幾種進(jìn)行時(shí)序約束的方法。按照從易到難的順序排列如下: 0.核心頻率約束 這是最基本的,所以標(biāo)號為0. 1.核心頻率約束+時(shí)序例外約束 時(shí)序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay.但這還不是最完整的時(shí)序約束
- 關(guān)鍵字: FPGA 時(shí)序約束
零基礎(chǔ)學(xué)FPGA(九)牛刀小試——串行口通信電路設(shè)計(jì)
- 以前在學(xué)單片機(jī)的時(shí)候,覺得串口通信其實(shí)很簡單,只要一個指令數(shù)據(jù)就能輕易的接收或者發(fā)送。前幾天試著用FPGA實(shí)現(xiàn),發(fā)現(xiàn)里面的學(xué)問還不少,并沒有想象的那么簡單。當(dāng)然代碼肯定是參考別人的,不過我還是認(rèn)真研究了整段代碼的,下面的程序就是我在看懂了別人代碼后自己敲的,花了也不少時(shí)間,理解的也差不多,下面我就在這里給那些和我一樣的初學(xué)者介紹一下吧,解釋的不對的地方還望各位大神指正,大家好一起學(xué)習(xí)~ 1、頂層模塊 寫程序都一樣,不能多有的程序都寫在一個模塊里,那樣看起來很麻煩,出了錯誤也不好維護(hù),對于一
- 關(guān)鍵字: FPGA 狀態(tài)機(jī)
【從零開始走進(jìn)FPGA】路在何方——Verilog快速入門
- 一、關(guān)于HDL 1. HDL簡介 HDL : Hardware Discription Language 硬件描述語言,即描述FPGA/CPLD內(nèi)部邏輯門的工作狀態(tài),來實(shí)現(xiàn)一定電路。 隨著EDA技術(shù)的發(fā)展,使用硬件語言設(shè)計(jì)PLD/FPGA成為一種趨勢。目前硬件描述語言有VHDL、Verilog、Superlog、System C、Cynlib C++、C Level等。 各種語言有各種優(yōu)勢,根據(jù)業(yè)界應(yīng)用而定。 2. VHDL和Verilog區(qū)別 在業(yè)界,VHDL和Veri
- 關(guān)鍵字: FPGA Verilog
不同的verilog代碼風(fēng)格看RTL視圖之一
- 剛開始玩CPLD/FPGA開發(fā)板的時(shí)候使用的一塊基于EPM240T100的板子,alter的這塊芯片雖說功耗小體積小,但是資源還是很小的,你寫點(diǎn)稍微復(fù)雜的程序,如果不注意coding style,很容易就溢出了。當(dāng)時(shí)做一個三位數(shù)的解碼基本就讓我苦死了,對coding style的重要性也算是有一個比較深刻的認(rèn)識了。 后來因?yàn)橐恢痹谕鎥ilinx的spartan3 xc3s400,這塊芯片資源相當(dāng)豐富,甚至于我在它里面緩存了一幀640*480*3/8BYTE的數(shù)據(jù)都沒有問題(VGA顯示用)。而最近
- 關(guān)鍵字: FPGA verilog RTL
解讀verilog代碼的一點(diǎn)經(jīng)驗(yàn)
- 學(xué)習(xí)FPGA其實(shí)也不算久,開始的時(shí)候參考別人的代碼并不多,大多是自己寫的,那時(shí)候做時(shí)序邏輯多一些。參加了中嵌的培訓(xùn)班,一個多月的時(shí)間在熟悉ISE軟件的使用以及verilog語法方面下了苦功,也參考了不少書,算是為自己打下了比較好的基礎(chǔ)。因?yàn)槟菚r(shí)候培訓(xùn)的方向是軟件無線電方面的,所以做了很多有關(guān)的模塊程序,之前的日志里也發(fā)表了很多,關(guān)鍵是一個興趣,感覺仿真后看到自己的一個個算法思想得到實(shí)現(xiàn)真有成就感。后來停了一段時(shí)間,因?yàn)閷?shí)在沒有比較有意思的活干了。 直到前段時(shí)間開始使用SP306的開發(fā)板,然后會參
- 關(guān)鍵字: FPGA verilog
CPLD對FPGA從并快速加載的解決方案
- 現(xiàn)場可編程門陣列(FPGA)作為專用集成電路(ASIC)領(lǐng)域的一種半定制電路,可以根據(jù)設(shè)計(jì)的需要靈活實(shí)現(xiàn)各種接口或者總線的輸出,在設(shè)備端的通信產(chǎn)品中已得到越來越廣泛的使用。FPGA是基于靜態(tài)隨機(jī)存儲器(SRAM)結(jié)構(gòu)的,斷電后程序丟失后的每次上電都需要重新加載程序。且隨著FPGA規(guī)模的升級,加載程序的容量也越來越大,如Xilinx公司的Spartan - 6系列中的6SLX150T,其加載容量最大可以達(dá)到4.125 MB. 1 FPGA常用配置方式 FPGA的配置數(shù)據(jù)通常存放在系統(tǒng)中的存儲
- 關(guān)鍵字: CPLD FPGA modelsim
FPGA電源設(shè)計(jì)適合并行工程嗎?
- 如果設(shè)計(jì)師可以在開發(fā)過程早期就滿足基于FPGA的設(shè)計(jì),提出的功耗要求和約束條件,那么在系統(tǒng)的最終實(shí)現(xiàn)階段就能形成極具競爭力的優(yōu)勢。然而,根據(jù)整個技術(shù)文獻(xiàn)中這種自我暗示式的反復(fù)禱告,今天基于FPGA的系統(tǒng)中還有什么會使得完全遵循這個建議變得不切實(shí)際或過于困難呢?盡管能夠使用各種開發(fā)工具,如專門針對FPGA項(xiàng)目開發(fā)的早期功耗預(yù)估器和功耗分析器,但對電源設(shè)計(jì)師來說,在設(shè)計(jì)過程早期就考慮最壞情況而不是最佳情況的電源系統(tǒng)是有好處的,因?yàn)樵谠S多方面仍有太多的不確定性,比如在硬件設(shè)計(jì)完成和功耗可以測量之前,靜態(tài)小電
- 關(guān)鍵字: FPGA 電源設(shè)計(jì)
rf-fpga介紹
您好,目前還沒有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473