rf-fpga 文章 進(jìn)入rf-fpga技術(shù)社區(qū)
基于FPGA的多通道串行A/D轉(zhuǎn)換器的控制器設(shè)計(jì)
- 在低成本、多通道數(shù)據(jù)采集系統(tǒng)中,串行接口A/D轉(zhuǎn)換器得到了廣泛的應(yīng)用,但是通道的輪換以及串行數(shù)據(jù)的傳輸會降低數(shù)據(jù)采集的速度和CPU的工作效率。以ADS7844為例介紹基于FPGA和VHDI。語言的A/D控制器設(shè)計(jì)方法,并通過計(jì)算機(jī)時(shí)序仿真結(jié)果驗(yàn)證了該控制器的正確性。該控制器具有輸入通道自動轉(zhuǎn)換、數(shù)據(jù)并行輸出等特點(diǎn),提高了采集速度和CPU的工作效率。
- 關(guān)鍵字: 轉(zhuǎn)換器 控制器 設(shè)計(jì) A/D 串行 FPGA 通道 基于 轉(zhuǎn)換器
DS/FH混合擴(kuò)頻接收機(jī)解擴(kuò)及同步技術(shù)的FPGA實(shí)現(xiàn)
- 研究采用編碼擴(kuò)頻的DS/FH混合擴(kuò)頻接收機(jī)的核心模塊――同步及解擴(kuò)部分的FPGA實(shí)現(xiàn)結(jié)構(gòu)。將多種專用芯片的功能集成在一片大規(guī)模FPGA芯片上,實(shí)現(xiàn)了接收機(jī)的高度集成化、小型化。偽碼的串并混合捕獲算法及跳頻同步算法等均采用硬件完成,提高了捕獲速度。實(shí)驗(yàn)結(jié)果證明該方案是正確可行的。
- 關(guān)鍵字: 技術(shù) FPGA 實(shí)現(xiàn) 同步 擴(kuò)及 混合 擴(kuò)頻 接收機(jī) DS/FH 轉(zhuǎn)換器
Altera開始發(fā)售首款集成11.3-Gbps收發(fā)器的FPGA
- Altera公司 今天宣布,開始量產(chǎn)發(fā)售Stratix® IV GT EP4S100G2 FPGA,這是業(yè)界首款集成了11.3-Gbps收發(fā)器的FPGA。Stratix IV GT FPGA是目前唯一滿足100G以太網(wǎng)(GbE)和100G光傳送網(wǎng)(OTN)下一代成幀器、MAC、橋接和交換應(yīng)用高速帶寬需求的單芯片器件。通信系統(tǒng)設(shè)計(jì)人員利用Altera成熟可靠的高密度、高性能100G解決方案開發(fā)100G系統(tǒng),相對于ASIC、ASSP和目前其他的FPGA技術(shù),不但縮短了產(chǎn)品面市時(shí)間,而且還降低了風(fēng)險(xiǎn)
- 關(guān)鍵字: Altera Stratix FPGA
基于DSP Builder的腦電信號小波處理
- 關(guān)鍵字: 小波變換 腦電信號 DSP-Builder Mallat算法 FPGA
Arria II GX器件榮獲嵌入式系統(tǒng)編輯推薦獎評選“最佳FPGA產(chǎn)品獎”
- Altera公司今天宣布,近日在北京清華大學(xué)舉辦的高校電子論壇上, Arria® II GX FPGA獲得由《電子產(chǎn)品世界》(EEPW)雜志頒發(fā)的嵌入式系統(tǒng)編輯推薦獎評選“最佳FPGA獎”。 EEPW編輯團(tuán)隊(duì)以及行業(yè)專家和工程師組成了評委會進(jìn)行評選,同時(shí)通過網(wǎng)絡(luò)投票選出該獎項(xiàng),二者比例分別為49%和51%。評委會一致同意推薦Arria II GX FPGA,在EEPW網(wǎng)站的投票中,該系列也是高票當(dāng)選。 EEPW執(zhí)行總編王瑩評論說:“Arria I
- 關(guān)鍵字: Altera Arria FPGA
工程師賽車爆缸爆出明星創(chuàng)業(yè)企業(yè)
- 并非只有宇宙才誕生于大爆炸。目前硅谷最火的汽車電子新創(chuàng)企業(yè) PLX Devices 也誕生于創(chuàng)始人的引擎爆炸。 PLX 最新的產(chǎn)品是一款能夠監(jiān)測汽油使用狀況,鼓勵節(jié)油駕駛的插入式器件。它源自公司 28 歲的首席執(zhí)行官 Paul Lowchareonkul 在駕車與奔馳賽車跑壞了引擎后發(fā)明的一個空氣燃油比測量儀。這兩款器件均采用了賽靈思 FPGA 平臺。 Lowchareonkul 對轎車和賽車始終保持著如火的激情。他在加州大學(xué)歐文分校就讀期間曾駕駛過一輛加大馬力的本田序曲 (Honda P
- 關(guān)鍵字: Xilinx FPGA 汽車電子
浮點(diǎn):用 FPGA 嵌入式處理器實(shí)現(xiàn)您的構(gòu)想
- 在采用數(shù)值處理技術(shù)創(chuàng)建嵌入式應(yīng)用時(shí),通常以整數(shù)或定點(diǎn)表示法來確保算術(shù)運(yùn)算盡量簡單,這一點(diǎn)至關(guān)重要。因其不僅有助于使成本和功耗降至最低,而且還能盡可能地加速硬件部署。 FPGA 非常適用于執(zhí)行定點(diǎn)運(yùn)算,并能在邏輯或基于軟件或硬件處理器的實(shí)施方案中創(chuàng)建高度并行的數(shù)據(jù)路徑解決方案。Virtex®-5 FPGA 產(chǎn)品系列中 FXT 系列的最新硬件處理器 Xilinx® PowerPC® 440 可提供超標(biāo)量功能,讓用戶能夠?qū)ζ骷幊?,使其以高達(dá) 550 MHz 的時(shí)鐘速率并行執(zhí)行
- 關(guān)鍵字: xilinx FPGA Virtex PowerPC
ChipDesign ISE 11 設(shè)計(jì)工具視點(diǎn)
- 作為一個負(fù)責(zé)FPGA 企業(yè)市場營銷團(tuán)隊(duì)工作的人,我不得不說,由于在工藝技術(shù)方面的顯著成就以及硅芯片設(shè)計(jì)領(lǐng)域的獨(dú)創(chuàng)性,F(xiàn)PGA 正不斷實(shí)現(xiàn)其支持片上系統(tǒng)設(shè)計(jì)的承諾。隨著每一代新產(chǎn)品的推出,F(xiàn)PGA 在系統(tǒng)中具有越來來越多的功能,可作為協(xié)處理器、DSP 引擎以及通信平臺等,在某些應(yīng)用領(lǐng)域甚至還可用作完整的片上系統(tǒng)。 因此,在摩爾定律的作用下,F(xiàn)PGA 產(chǎn)業(yè)的門數(shù)量不斷增加,性能與專門功能逐漸加強(qiáng),使得 FPGA 在電子系統(tǒng)領(lǐng)域能夠取代此前只有 ASIC 和 ASSP 才能發(fā)揮的作用。不過,說到底,F(xiàn)
- 關(guān)鍵字: xilinx FPGA VHDL Verilog
基于FPGA的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 針對大地電磁探測系統(tǒng)的特點(diǎn),設(shè)計(jì)了以FPGA為核心處理器的多通道高分辨率電磁數(shù)據(jù)采集系統(tǒng),解決了五路24位ADC芯片ADS1255與ARM之間接口復(fù)雜、難以實(shí)現(xiàn)的問題。詳細(xì)介紹了FPGA邏輯設(shè)計(jì)的模塊劃分和具體實(shí)現(xiàn)。本方案外圍電路結(jié)構(gòu)簡單可靠,易于擴(kuò)展,實(shí)現(xiàn)了采集系統(tǒng)的高性能和高可靠性,特別適用于多通道高精度的數(shù)據(jù)采集系統(tǒng)。
- 關(guān)鍵字: FPGA 多通道 采集 數(shù)據(jù)
基于FPGA的高速時(shí)鐘數(shù)據(jù)恢復(fù)電路的實(shí)現(xiàn)
- 0 引言
時(shí)鐘數(shù)據(jù)恢復(fù)電路是高速收發(fā)器的核心模塊,而高速收發(fā)器是通信系統(tǒng)中的關(guān)鍵部分。隨著光纖在通信中的應(yīng)用,信道可以承載的通信速率已經(jīng)可以達(dá)到GHz,從而使得接收端的接收速率成為限制通信速率的主要瓶頸 - 關(guān)鍵字: FPGA 時(shí)鐘數(shù)據(jù) 恢復(fù)電路
基于ARM+FPGA的真空凍干控制系統(tǒng)設(shè)計(jì)
- 0 引言
冷凍干燥技術(shù)自1980年代在我國興起以來已取得長足發(fā)展,并已廣泛應(yīng)用于食品、低溫和真空等科學(xué)領(lǐng)域,基于一些食品和藥品加工行業(yè)的工藝需要,真空冷凍干燥技術(shù)需要迅速應(yīng)用與推廣??刂葡到y(tǒng)對物料的加工 - 關(guān)鍵字: FPGA ARM 控制系統(tǒng)設(shè)計(jì)
讓“您”居于FPGA的用戶專用設(shè)計(jì)環(huán)境中
- 作為一個負(fù)責(zé)FPGA企業(yè)市場營銷團(tuán)隊(duì)工作的人,我不得不說,由于在工藝技術(shù)方面的顯著成就以及硅芯片設(shè)計(jì)領(lǐng)域的...
- 關(guān)鍵字: FPGA ChipDesign ISE
TI推出業(yè)內(nèi)集成度最高的全雙工 IF 收發(fā)器
- 德州儀器 (TI) 宣布推出支持交叉極化干擾消除 (XPIC) 的集成高線性低噪聲中頻 (IF) 收發(fā)器。與分立式收發(fā)器相比,TRF2443 能夠幫助設(shè)計(jì)人員減少 40% 的解決方案成本、降低 30% 的功耗、并節(jié)省 40%的空間。該收發(fā)器具有 29.5 dBm 的三階輸出交調(diào)攔截點(diǎn) (OIP3) 及 4.3 dB 的接收器噪聲指數(shù) (NF),確保器件的最佳線性及靈敏度,從而適用于無線基礎(chǔ)架構(gòu)回程網(wǎng)絡(luò)及點(diǎn)對點(diǎn)微波終端設(shè)備。 TI 無線產(chǎn)品部總經(jīng)理 David Briggs 表示,微波設(shè)備制造
- 關(guān)鍵字: TI 收發(fā)器 RF TRF2443
基于DSP與FPGA的運(yùn)動控制器設(shè)計(jì)
- 設(shè)計(jì)了一種基于DSP和FPGA的四軸伺服電機(jī)運(yùn)動控制器,該控制器選用DSP與FPGA作為核心部件。針對運(yùn)動控制中的一些具體問題,如高速、高精度、實(shí)時(shí)控制等,規(guī)劃了DSP的功能擴(kuò)展,在FPGA上設(shè)計(jì)了功能相互獨(dú)立的四軸運(yùn)動控制電路。該電路接收和處理4路編碼器反饋信號;可以處理原點(diǎn)、正負(fù)方向、到位以及急停等數(shù)字量輸入信號;提供16路數(shù)字輸入輸出信號作為系統(tǒng)一般功能擴(kuò)充使用;具有較高的集成度和靈活性。
- 關(guān)鍵字: 控制器 設(shè)計(jì) 運(yùn)動 FPGA DSP 基于 CAN
rf-fpga介紹
您好,目前還沒有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473