EEPW首頁(yè) >>
主題列表 >>
vhdl
vhdl 文章 進(jìn)入vhdl 技術(shù)社區(qū)
VHDL語(yǔ)言實(shí)現(xiàn)的幀同步算法
- 數(shù)字通信網(wǎng)中,幀同步是同步復(fù)接設(shè)備中最重要的部分,他包括幀同步碼的產(chǎn)生和幀同步碼的識(shí)別,其中接收端的幀同步識(shí)別電路的結(jié)構(gòu)對(duì)同步性能的影響是主要的。
1 工作原理
實(shí)現(xiàn)幀同步的基本方法是在發(fā)送端預(yù)先規(guī) - 關(guān)鍵字: 算法 同步 實(shí)現(xiàn) 語(yǔ)言 VHDL
基于VHDL語(yǔ)言的99小時(shí)定時(shí)器設(shè)計(jì)及實(shí)現(xiàn)
- 0引言傳統(tǒng)的定時(shí)器硬件連接比較復(fù)雜,可靠性差,而且計(jì)時(shí)時(shí)間短,難以滿足需要。本設(shè)計(jì)采用可編程芯片...
- 關(guān)鍵字: FPGA VHDL 定時(shí)器 EP1C6Q240C8
基于VHDL的線性分組碼編譯碼器設(shè)計(jì)
- 數(shù)字信號(hào)在傳輸過程中受到干擾的影響,降低了其傳輸?shù)目煽啃?,線性分組碼作為一種常用的信道編碼,在通信傳輸系統(tǒng)中應(yīng)用廣泛。在對(duì)線性分組碼的編譯碼規(guī)則研究基礎(chǔ)上,討論了生成矩陣、監(jiān)督矩陣與錯(cuò)誤圖樣集之間的關(guān)系,在Max+PlusⅡ開發(fā)環(huán)境中,用VHDL語(yǔ)言設(shè)計(jì)線性分組碼編譯碼器,對(duì)其各項(xiàng)設(shè)計(jì)功能進(jìn)行了仿真和驗(yàn)證。結(jié)果表明,該設(shè)計(jì)正確,其功能符合線性分組碼編譯碼器的要求。
- 關(guān)鍵字: VHDL 線性 分組碼 編譯碼器
VHDL設(shè)計(jì)的串口通信程序
- VHDL設(shè)計(jì)的串口通信程序,本模塊的功能是驗(yàn)證實(shí)現(xiàn)和PC機(jī)進(jìn)行基本的串口通信的功能。需要在
PC機(jī)上安裝一個(gè)串口調(diào)試工具來驗(yàn)證程序的功能。
程序?qū)崿F(xiàn)了一個(gè)收發(fā)一幀10個(gè)bit(即無奇偶校驗(yàn)位)的串口控
制器,10個(gè)bit是1位起始位,8個(gè)數(shù)據(jù)位 - 關(guān)鍵字: 程序 通信 串口 設(shè)計(jì) VHDL
基于VHDL的99小時(shí)定時(shí)器設(shè)計(jì)及實(shí)現(xiàn)
- 傳統(tǒng)的定時(shí)器硬件連接比較復(fù)雜,可靠性差,而且計(jì)時(shí)時(shí)間短,難以滿足需要。本設(shè)計(jì)采用可編程芯片和VHDL語(yǔ)言進(jìn)行軟硬件設(shè)計(jì),不但可使硬件大為簡(jiǎn)化,而且穩(wěn)定性也有明顯提高。由于可編程芯片的頻率精度可達(dá)到50 MHz,因而計(jì)時(shí)精度很高。本設(shè)計(jì)采用逐位設(shè)定預(yù)置時(shí)間,其最長(zhǎng)時(shí)間設(shè)定可長(zhǎng)達(dá)99小時(shí)59分59秒。完全可以滿足用戶的需要,使用也更為方便。
- 關(guān)鍵字: VHDL 定時(shí)器
VHDL語(yǔ)言為核心的EDA技術(shù)在醫(yī)學(xué)中的應(yīng)用
- 在此將VHDL語(yǔ)言設(shè)計(jì)的計(jì)數(shù)器應(yīng)用于脈搏測(cè)量,精確的計(jì)量出脈搏跳動(dòng),并通過數(shù)碼管直觀地表示出來。顯示出VHDL語(yǔ)言設(shè)計(jì)數(shù)字系統(tǒng)與醫(yī)學(xué)的緊密聯(lián)系及其在醫(yī)療實(shí)踐中的巨大應(yīng)用前景。實(shí)踐證明,將EDA技術(shù)與醫(yī)學(xué)相結(jié)合,不僅能促進(jìn)EDA技術(shù)的深入發(fā)展,而且能夠極大地推動(dòng)醫(yī)學(xué)的進(jìn)步。
- 關(guān)鍵字: 醫(yī)學(xué) 應(yīng)用 技術(shù) EDA 語(yǔ)言 核心 VHDL
vhdl 介紹
VHDL的英文全名是Very-High-Speed Integrated Circuit HardwareDescription Language,誕生于1982年。1987年底,VHDL被IEEE和美國(guó)國(guó)防部確認(rèn)為標(biāo)準(zhǔn)硬件描述語(yǔ)言 。自IEEE公布了VHDL的標(biāo)準(zhǔn)版本,IEEE-1076(簡(jiǎn)稱87版)之后,各EDA公司相繼推出了自己的VHDL設(shè)計(jì)環(huán)境,或宣布自己的設(shè)計(jì)工具可以和VHDL接口。此后 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473