首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga

基于FPGA的模糊控制交通燈控制方案設(shè)計(jì)

  • 針對(duì)目前交叉路口交通控制信號(hào)燈的綠信比固定不變的問題,提出一種模糊控制的方案。根據(jù)當(dāng)前相位的車流量和當(dāng)前相位與下一相位車流量之差,實(shí)時(shí)控制相位綠信比,縮減車輛在交叉路口的排隊(duì)長度。綠信比可在FPGA上模擬實(shí)現(xiàn),采用EElements ISE Development Kit開發(fā)套件,使用ISE10.1軟件設(shè)計(jì)工具,對(duì)上述控制方案進(jìn)行仿真。
  • 關(guān)鍵字: 模糊控制  交通燈控制方案  FPGA  

基于FPGA的PUSCH信道估計(jì)仿真與實(shí)現(xiàn)

  • 基于最小平方 (LS) 算法,利用FPGA實(shí)現(xiàn)了一種適用于TD-LTE系統(tǒng)的上行信道估計(jì)算法。主要研究了如何利用FPGA實(shí)現(xiàn)LS算法,包括算法的介紹、方案的形成、FPGA實(shí)現(xiàn)的處理流程、FPGA實(shí)現(xiàn)結(jié)果及分析。以Virtex-5芯片為硬件平臺(tái),完成了仿真、綜合、板級(jí)驗(yàn)證等工作。實(shí)現(xiàn)結(jié)果表明,該信道估計(jì)算法應(yīng)用到TD-LTE系統(tǒng)具有良好的穩(wěn)
  • 關(guān)鍵字: PUSCH  信道估計(jì)仿真  FPGA  

FPGA設(shè)計(jì)系統(tǒng)時(shí)鐘的影響因素及其分析

  • 時(shí)鐘是整個(gè)電路最重要、最特殊的信號(hào),系統(tǒng)內(nèi)大部分器件的動(dòng)作都是在時(shí)鐘的跳變沿上進(jìn)行, 這就要求時(shí)鐘信號(hào)時(shí)延差要非常小, 否則就可能造成時(shí)序邏輯狀態(tài)出錯(cuò);因而明確FPGA設(shè)計(jì)中決定系統(tǒng)時(shí)鐘的因素,盡量較小時(shí)鐘的延時(shí)對(duì)保證設(shè)計(jì)的穩(wěn)定性有非常重要的意義。
  • 關(guān)鍵字: 信號(hào)時(shí)延  系統(tǒng)時(shí)鐘  FPGA  

一種基于FPGA技術(shù)的紅外視頻采集系統(tǒng)設(shè)計(jì)

  • 介紹了一種基于FPGA技術(shù)的紅外視頻采集系統(tǒng)組成架構(gòu),給出了各功能模塊的實(shí)現(xiàn)方法,包括主要的HDL代碼、SignaltapII波形以及QuartusII頂層原理,并制作電路板進(jìn)行調(diào)試,最終的紅外圖像通過VGA實(shí)時(shí)顯示。結(jié)果表明該系統(tǒng)能充分利用FPGA技術(shù)的優(yōu)勢,具有擴(kuò)展性好、控制靈活、開發(fā)周期短等特點(diǎn)。
  • 關(guān)鍵字: 紅外視頻采集系統(tǒng)  ADV7181B  FPGA  

JavaCard指令處理器的FPGA設(shè)計(jì)和實(shí)現(xiàn)

  • 給出了一種基于微碼的JavaCard指令處理器的FPGA設(shè)計(jì)和實(shí)現(xiàn),以此JavaCard CPU為核心搭建的測試平臺(tái)已集成在一塊FPGA上實(shí)現(xiàn)。
  • 關(guān)鍵字: JavaCard  復(fù)雜指令集  FPGA  

基于FPGA的LBS控制器設(shè)計(jì)

  • 通過對(duì)LBS控制器的控制信號(hào)、LBS總線讀寫操作時(shí)序、LBS狀態(tài)機(jī)進(jìn)行分析,設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)高效、可靠的LBS控制器來實(shí)現(xiàn)FPGA和PEX8311的通信系統(tǒng),在PEX8311和FPGA接口中運(yùn)行狀態(tài)正常,穩(wěn)定性強(qiáng),成功應(yīng)用于某視頻采集卡、某PCIe數(shù)據(jù)采集卡等,基于FPGA設(shè)計(jì)的LBS控制器具有靈活性強(qiáng)、可編程能力強(qiáng)、適應(yīng)性強(qiáng)等優(yōu)點(diǎn)。
  • 關(guān)鍵字: LBS控制器  PEX8311  FPGA  

FPGA設(shè)計(jì)流程及其布線資源解析

  • 電路設(shè)計(jì)與輸入是指通過某些規(guī)范的描述方式,將工程師電路構(gòu)思輸入給EDA工具。常用的設(shè)計(jì)方法有硬件描述語言(HDL)和原理圖設(shè)計(jì)輸入方法等。原理圖設(shè)計(jì)輸入法在早期應(yīng)用得比較廣泛,它根據(jù)設(shè)計(jì)要求,選用器件、繪制原理圖、完成輸入過程。這種方法的有點(diǎn)是直觀、便于理解、元器件庫資源豐富。但是在大型設(shè)計(jì)中,這種方法的可維護(hù)性較差,不利于模塊構(gòu)造與重用
  • 關(guān)鍵字: 布線資源  功能仿真  FPGA  

基于FPGA的海量數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  • 最近幾年,F(xiàn)PGA以其應(yīng)用的靈活方便蓬勃發(fā)展,在通信、航空航天、醫(yī)療設(shè)備、消費(fèi)類電子產(chǎn)品等領(lǐng)域一展身手。使用FPGA控制CF的技術(shù)到目前為止還沒有成熟,本文從硬件和軟件角度出發(fā),介紹了FPGA與CF卡的接口設(shè)計(jì)、給出了用雙RAM訪問CF卡的編程,并且利用FPGA作為FIFO對(duì)AD采集的數(shù)據(jù)進(jìn)行緩沖,然后存儲(chǔ)到大容量的CF卡中。
  • 關(guān)鍵字: 海量數(shù)據(jù)采集  THS4052  MAX4125  FPGA  

基于FPGA的空間電場信號(hào)數(shù)據(jù)采集與處理系統(tǒng)設(shè)計(jì)

  • 提出一種基于FPGA的空間電場信號(hào)數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計(jì)方案,F(xiàn)PGA為主控制器控制A/D采樣和同步422發(fā)送。X,Y,Z三個(gè)方向的空間電場信號(hào)經(jīng)過信號(hào)處理和A/D采樣,在FPGA片內(nèi)濾波劃分為不同的頻段,通過同步422接口發(fā)送到后續(xù)設(shè)備。該系統(tǒng)性能可靠穩(wěn)定,致力于應(yīng)用在探空火箭有效載荷——箭載電場儀上,對(duì)其他電場信號(hào)采集與處理系統(tǒng)也有
  • 關(guān)鍵字: 空間電場  數(shù)據(jù)采集  FPGA  

基于FPGA的跳頻通信系統(tǒng)設(shè)計(jì)

  • 本跳頻系統(tǒng)中,F(xiàn)PGA是硬件邏輯的載體,完成基帶信號(hào)采樣后的混頻、濾波等操作及對(duì)DDS、ADC等外部邏輯的控制;dsp控制FPGA內(nèi)部邏輯以及DDS、ADC等邏輯單元完成跳頻通信系統(tǒng)基帶部分的發(fā)射與接收及其一系列計(jì)算任務(wù);高精度時(shí)鐘源為整個(gè)系統(tǒng)提供時(shí)間基準(zhǔn),經(jīng)過dsp、FPGA、DDS等器件內(nèi)部鎖相環(huán)倍頻,為各器件提供主時(shí)鐘。
  • 關(guān)鍵字: 跳頻通信  基帶模塊  FPGA  

高速定點(diǎn)FFT算法的FPGA設(shè)計(jì)方案

  • 著重討論基于FPGA的64點(diǎn)高速FFT算法的實(shí)現(xiàn)方法。采用高基數(shù)結(jié)構(gòu)和流水線結(jié)構(gòu),大大提高了FFT處理器的運(yùn)行速度。同時(shí)塊浮點(diǎn)結(jié)構(gòu)的引入,也大幅減少了浮點(diǎn)操作占用FPGA器件的資源數(shù)目,兼顧了FPGA高精度、低資源、低功耗的特點(diǎn)。
  • 關(guān)鍵字: 高速FFT算法  高基數(shù)結(jié)構(gòu)  FPGA  流水線結(jié)構(gòu)  

基于Nios II的多媒體廣告系統(tǒng)

  • 電子屏的出現(xiàn),不僅可以使企業(yè)更全面的展示產(chǎn)品,推廣企業(yè)文化,而且可以滿足不同讀者的需求,改善城市環(huán)境,提升人民生活質(zhì)量,更重要的是廣告能夠更及時(shí)、更準(zhǔn)確、更全面的展示自己的新產(chǎn)品,第一時(shí)間與消費(fèi)者進(jìn)行溝通,贏得市場,獲取利潤,以及根據(jù)市場動(dòng)態(tài)更及時(shí)更全面的做出市場決策?;谝陨显?,我們采用Nios II軟核設(shè)計(jì)了能及時(shí)發(fā)布戶外廣告、電子公告的多媒體廣告系統(tǒng)。
  • 關(guān)鍵字: NiosII處理器  多媒體廣告  FPGA  

基于FPGA的實(shí)時(shí)視頻信號(hào)處理平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)

  • 提出一種基于FPGA 的實(shí)時(shí)視頻信號(hào)處理平臺(tái)的設(shè)計(jì)方法,該系統(tǒng)接收低幀率數(shù)字YCbCr 視頻信號(hào),對(duì)接收的視頻信號(hào)進(jìn)行格式和彩色空間轉(zhuǎn)換、像素和,利用片外SDRAM 存儲(chǔ)器作為幀緩存且通過時(shí)序控制器進(jìn)行幀率提高,最后通過VGA 控制模塊對(duì)圖像信號(hào)進(jìn)行像素放大并在VGA 顯示器上實(shí)時(shí)顯示。整個(gè)設(shè)計(jì)使用Verilog HDL 語言實(shí)現(xiàn),
  • 關(guān)鍵字: 實(shí)時(shí)視頻信號(hào)處理  CCD圖像傳感器  FPGA  YCbCr  

FPGA設(shè)計(jì)者需要練好5項(xiàng)基本功

  • 在我看來,成為一名說得過去的FPGA設(shè)計(jì)者,需要練好5項(xiàng)基本功:仿真、綜合、時(shí)序分析、調(diào)試、驗(yàn)證。
  • 關(guān)鍵字: 設(shè)計(jì)流程  仿真  FPGA  綜合  時(shí)序分析  

面向FPGA應(yīng)用的電源設(shè)計(jì)

  • 近幾年,F(xiàn)PGA 產(chǎn)業(yè)迅速擴(kuò)張,有越來越多的工程師從事著與 FPGA 相關(guān)的設(shè)計(jì)和研發(fā)工作。作為任何一款產(chǎn)品都不可或缺的電源,也面臨來自FPGA應(yīng)用的要求和挑戰(zhàn)。一方面是需求的增多,另一方面的技術(shù)指標(biāo)要求的不斷提升,如何幫助工程師輕松完成FPGA產(chǎn)品的電源設(shè)計(jì),讓他們得以將更多的精力投入到核心部分的設(shè)計(jì)中,從而縮短設(shè)計(jì)周期,成了每個(gè)電源廠商要面對(duì)的問題。為此,筆者采訪了來自優(yōu)質(zhì)電源產(chǎn)品供應(yīng)商凌力爾特公司的DC/DC μModule 產(chǎn)品市場經(jīng)理Afshin Odabaee,來聽一聽他對(duì)面向FPGA應(yīng)用的電
  • 關(guān)鍵字: 靜態(tài)電流  散熱  FPGA  
共6383條 78/426 |‹ « 76 77 78 79 80 81 82 83 84 85 » ›|

fpga介紹

您好,目前還沒有人創(chuàng)建詞條 fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì) fpga的理解,并與今后在此搜索 fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473