cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
一種低誤碼率的ADS-B接收機(jī)的設(shè)計(jì)
- 針對廣播式自動相關(guān)監(jiān)控(ADS-B)接收機(jī)存在高誤碼率的問題,設(shè)計(jì)一種基于FPGA的ADS-B接收機(jī),通過ADC電路轉(zhuǎn)換解調(diào)后的模擬信號為數(shù)字信號,并利用FPGA的并行處理的特點(diǎn),采用流水線方式處理ADS-B信號;利用有關(guān)數(shù)字濾波和數(shù)字信號提取算法,計(jì)算得到ADS-B信息,并經(jīng)過PL2303HX發(fā)送電腦上位機(jī)中。實(shí)驗(yàn)結(jié)果證明,可以較好地完成1090MHz ES ADS-B信號的接收,實(shí)現(xiàn)了內(nèi)部數(shù)字信號濾波算法和CRC校驗(yàn),有效地降低設(shè)備的誤碼率。
- 關(guān)鍵字: ADS-B FPGA 1090MHz 201506
零基礎(chǔ)學(xué)FPGA (十九) 探秘SOPC
- 今天是來北京的第8天了,想想過的蠻快的,在這8天里呢,由于這邊正在開SOPC的課程,自己對這方面之前只是了解過,知道有SOPC這回事,但是從來沒有接觸過,正好有這個(gè)機(jī)會讓我蹭了幾天的課,算是對這東西有了深入的了解吧。課程講的很快,短短4天的功夫就從入門講到了我認(rèn)為比較難懂的方面,不過還好,經(jīng)過我這幾天的消化,之前也有點(diǎn)基礎(chǔ),理解一下還是沒什么問題的,只不過讓我去操作一個(gè)有點(diǎn)難度的外設(shè)的話,我估計(jì)還得下點(diǎn)功夫了~ 講SOPC的郝老師跟我住一個(gè)屋,郝老師人很不錯(cuò),也很年輕,也是個(gè)90后,這幾天跟著郝
- 關(guān)鍵字: FPGA SOPC
Altera推出新套件加速FPGA和SoC設(shè)計(jì)
- Altera推出Quartus II軟體新套件--Spectra-Q。以提高下一代可程式化元件的設(shè)計(jì)效能,縮短產(chǎn)品面市時(shí)間。新產(chǎn)品能縮短編譯時(shí)間,提供通用、快速追蹤設(shè)計(jì)輸入和置入式IP整合特性,令采用現(xiàn)場可編程閘陣列(FPGA)和系統(tǒng)單晶片(SoC)的設(shè)計(jì)快馬加鞭,使用者可在更高抽象層級上設(shè)計(jì)與實(shí)現(xiàn),大幅縮短設(shè)計(jì)時(shí)間。 Altera軟體和IP市場資深總監(jiān)Alex Grbic表示,F(xiàn)PGA和SoC具有數(shù)百萬個(gè)邏輯單元的元件,支援幾百種介面的通訊協(xié)定,提供新的硬式核心功能模組,提高元件的功能,因此須
- 關(guān)鍵字: Altera FPGA
Altera經(jīng)過認(rèn)證的28 nm FPGA、SoC和工具流加速IEC 61508兼容設(shè)計(jì)
- Altera公司(NASDAQ: ALTR)今天宣布,為使用Altera現(xiàn)場可編程門陣列(FPGA)的系統(tǒng)設(shè)計(jì)人員提供最新版本的工業(yè)功能安全數(shù)據(jù)套裝(第3版)。安全套裝提供TÜV Rheinland認(rèn)證的工具流、IP和包括Cyclone V FPGA在內(nèi)的器件,使得支持IEC 61508的安全完整性等級3 (SIL3)的工業(yè)安全解決方案產(chǎn)品能夠更迅速面市。 在工業(yè)安全強(qiáng)制要求下,工業(yè)設(shè)備必須經(jīng)過認(rèn)證以確保承載安全功能的電氣、電子和可編程電子系統(tǒng)滿足工業(yè)標(biāo)準(zhǔn)安全指南。一般而言,這類產(chǎn)品必
- 關(guān)鍵字: Altera FPGA
Altera經(jīng)過認(rèn)證的28 nm FPGA、SoC和工具流加速IEC 61508兼容設(shè)計(jì)
- Altera公司今天宣布,為使用Altera現(xiàn)場可編程門陣列(FPGA)的系統(tǒng)設(shè)計(jì)人員提供最新版本的工業(yè)功能安全數(shù)據(jù)套裝(第3版)。安全套裝提供TÜV Rheinland認(rèn)證的工具流、IP和包括Cyclone V FPGA在內(nèi)的器件,使得支持IEC 61508的安全完整性等級3 (SIL3)的工業(yè)安全解決方案產(chǎn)品能夠更迅速面市。 在工業(yè)安全強(qiáng)制要求下,工業(yè)設(shè)備必須經(jīng)過認(rèn)證以確保承載安全功能的電氣、電子和可編程電子系統(tǒng)滿足工業(yè)標(biāo)準(zhǔn)安全指南。一般而言,這類產(chǎn)品必須符合IEC 61508
- 關(guān)鍵字: Altera FPGA
易于工程實(shí)現(xiàn)的脈沖信號實(shí)時(shí)測頻算法
- 脈沖信號是現(xiàn)代雷達(dá)主要采用的信號形式,脈沖信號頻率測量是雷達(dá)偵察中不可或缺的環(huán)節(jié),對雷達(dá)對抗起著重要的作用。數(shù)字化處理是雷達(dá)對抗系統(tǒng)發(fā)展的趨勢之一,常用的數(shù)字測頻方法包括過零點(diǎn)檢測法、相位差分法、快速傅里葉變換( FFT)法和現(xiàn)代譜估計(jì)法。其中FFT法工程可實(shí)現(xiàn)性強(qiáng),實(shí)時(shí)性好,且適用于寬帶偵收,因此在工程中得到廣泛應(yīng)用。 本文以時(shí)寬較短( 0. 2~1μs)的正弦波脈沖信號為研究對象,分析了傳統(tǒng)FFT測頻法的不足之處,從工程應(yīng)用角度分析了提高測頻精度的改進(jìn)方法,并提出了基于FPGA的全數(shù)字
- 關(guān)鍵字: 脈沖信號 FPGA
小梅哥和你一起深入學(xué)習(xí)FPGA之?dāng)?shù)碼鐘(上)
- 一、 實(shí)驗(yàn)?zāi)康? 實(shí)現(xiàn)數(shù)碼時(shí)鐘的功能,要求能夠進(jìn)行24時(shí)制時(shí)、分、秒的顯示,并能夠通過按鍵調(diào)整時(shí)間。 二、 實(shí)驗(yàn)原理 通過對系統(tǒng)時(shí)鐘進(jìn)行計(jì)數(shù),獲得1S的標(biāo)準(zhǔn)信號,再以該信號為基礎(chǔ),進(jìn)行時(shí)、分、秒的計(jì)數(shù),通過數(shù)碼管將該計(jì)數(shù)值顯示出來,即可實(shí)現(xiàn)數(shù)字鐘的功能。同時(shí)可以使用獨(dú)立按鍵對時(shí)、分、秒計(jì)數(shù)器的初始值進(jìn)行設(shè)置,即可實(shí)現(xiàn)時(shí)間的設(shè)定。 三、 硬件設(shè)計(jì) 本實(shí)驗(yàn)硬件電路簡單,用到了8個(gè)數(shù)碼管和4個(gè)獨(dú)立按鍵。硬件電路如下: 圖3-1 數(shù)字鐘電路
- 關(guān)鍵字: FPGA 數(shù)碼鐘
14篇EMI(電磁干擾)的實(shí)際應(yīng)用案例和技術(shù)文獻(xiàn)
- 電磁干擾(Electromagnetic Interference 簡稱EMI),直譯是電磁干擾。這是合成詞,我們應(yīng)該分別考慮"電磁"和"干擾"。是指電磁波與電子元件作用后而產(chǎn)生的干擾現(xiàn)象,有傳導(dǎo)干擾和輻射干擾兩種。傳導(dǎo)干擾是指通過導(dǎo)電介質(zhì)把一個(gè)電網(wǎng)絡(luò)上的信號耦合(干擾)到另一個(gè)電網(wǎng)絡(luò)。 電源技巧:一個(gè)小小的疏忽就會毀掉EMI性能 來自離線開關(guān)電源開關(guān)節(jié)點(diǎn)的100fF電容會導(dǎo)致超出規(guī)范要求的EMI簽名。這種電容量只需寄生元件便可輕松實(shí)現(xiàn),例如對漏極連
- 關(guān)鍵字: FPGA SMPS
駿龍推出Altera MAX 10 FPGA的物聯(lián)網(wǎng)開發(fā)套件和電機(jī)驅(qū)動方案
- 近日,技術(shù)分銷商駿龍科技公司發(fā)布了基于Altera MAX 10的“Mpression Odyssey(奧德賽)”物聯(lián)網(wǎng)開發(fā)套件和電機(jī)驅(qū)動方案?! AX 10 FPGA是Altera新的第10代產(chǎn)品成員之一(注:其他第10代產(chǎn)品是Arria 10和Stratix 10),采用55nm臺積電工藝制造。MAX10的定位介于CPLD(例如Altera的MAX V系列)與FPGA(例如Altera的低端FPGA—Cyclone V)之間,相比CPLD增加了Flash(閃存);相比Cyclone V缺少收發(fā)器
- 關(guān)鍵字: 駿龍 FPGA MCU 物聯(lián)網(wǎng) 201505
基于FPGA的通用數(shù)控分頻器的設(shè)計(jì)與實(shí)現(xiàn)
- 本文首先介紹了各種分頻器的實(shí)現(xiàn)原理,并在FPGA開發(fā)平臺上通過VHDL文本輸入和原理圖輸入相結(jié)合的方式,編程給出了仿真結(jié)果。最后通過對各種分頻的分析,利用層次化設(shè)計(jì)思想,綜合設(shè)計(jì)出了一種基于FPGA的通用數(shù)控分頻器,通過對可控端口的調(diào)節(jié)就能夠?qū)崿F(xiàn)不同倍數(shù)及占空比的分頻器。 1.引言 分頻器是數(shù)字系統(tǒng)中非常重要的模塊之一,被廣泛應(yīng)用于各種控制電路中。在實(shí)際中,設(shè)計(jì)人員往往需要將一個(gè)標(biāo)準(zhǔn)的頻率源通過分頻技術(shù)以滿足不同的需求。常見的分頻形式主要有:偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻、小數(shù)分頻、分?jǐn)?shù)分
- 關(guān)鍵字: FPGA 分頻器
9種常見導(dǎo)航系統(tǒng)的設(shè)計(jì),軟硬件協(xié)同
- 常見的GPS導(dǎo)航系統(tǒng)一般分為五種形式:手機(jī)式、PDA式、多媒體式、車載式、筆記本式。隨著智能手機(jī)的普及和PDA功能的手機(jī)化,前三種形式開始出現(xiàn)交叉。而車載式除了前面提到的與CD機(jī)頭集成在一起的產(chǎn)品外,許多車型原車自帶的GPS也屬于這種類型。而筆記本式產(chǎn)品在使用便捷性上受到一定的限制,除了一些發(fā)燒友外,很少有人將其用于汽車導(dǎo)航。 基于MCU的室外移動機(jī)器人組合導(dǎo)航定位系統(tǒng) 本文以低功耗MSP430F149為核心,設(shè)計(jì)了能夠同時(shí)實(shí)現(xiàn)衛(wèi)星導(dǎo)航(GNSS)接收機(jī)、慣性測量單元(IMU)、氣壓高度等
- 關(guān)鍵字: FPGA GPS
美高森美發(fā)布高性能 SmartFusion2 SoC FPGA雙軸電機(jī)控制套件
- 致力于在電源、安全、可靠和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation) 宣布提供帶有模塊化電機(jī)控制IP集和參考設(shè)計(jì)的SmartFusion2™ SoC FPGA雙軸電機(jī)控制套件。這款套件使用單一SoC FPGA器件來簡化電機(jī)控制設(shè)計(jì),可加快上市速度并可擴(kuò)展用于工業(yè)、航空航天和國防等多個(gè)行業(yè),典型應(yīng)用包括工廠和過程自動化、機(jī)器人、運(yùn)輸、航空電子和國防電機(jī)控制平臺。這款SoC器件集成了多個(gè)系統(tǒng)功能,有助于降低總體運(yùn)營成本。 Sma
- 關(guān)鍵字: Microsemi FPGA
LEON2應(yīng)用于數(shù)字機(jī)頂盒CPU的FPGA仿真
- 采用免費(fèi)軟核LEON2作為數(shù)字機(jī)頂盒的CPU可以降低產(chǎn)品成本。為了使LEON2軟核能更快更好地應(yīng)用于數(shù)字機(jī)頂盒,選擇先在FPGA開發(fā)板上建立基于LEON2處理器的一個(gè)原型,通過這個(gè)原型對硬件性能進(jìn)行仿真,并且還可以在線修改程序,這樣就很容易驗(yàn)證系統(tǒng)的性能,加速軟件開發(fā)調(diào)試流程。經(jīng)過在FPGA開發(fā)板上的仿真,對基于LEON2的系統(tǒng)測試取得了預(yù)期的效果。 0 引 言 近年來,隨著數(shù)字多媒體業(yè)務(wù)和Internet網(wǎng)絡(luò)的迅速發(fā)展,新型數(shù)字機(jī)頂盒可以有效利用我國巨大的有線電視網(wǎng)絡(luò)資源,完成視頻點(diǎn)播、
- 關(guān)鍵字: LEON2 FPGA
Leon3軟核的FPGA SelectMap接口配置設(shè)計(jì)
- 引言 嵌入式系統(tǒng)的硬件通常包括CPU、存儲器和各種外設(shè)器件,其中CPU是系統(tǒng)的核心,其重要性不言而喻。隨著FPGA和SOPC技術(shù)的發(fā)展,基于FPGA的嵌入式系統(tǒng)與傳統(tǒng)的嵌入式系統(tǒng)相比,具有設(shè)計(jì)周期短、設(shè)計(jì)風(fēng)險(xiǎn)和設(shè)計(jì)成本低、集成度高、靈活性大、維護(hù)和升級方便、硬件缺陷修復(fù)等優(yōu)點(diǎn)?;贔PGA的嵌入式系統(tǒng)設(shè)計(jì)技術(shù)和市場逐漸成熟,使得嵌入式CPU軟核(如Xilinx公司推出的MicroBlaze、Altera公司的Nios、歐空局開發(fā)的Leon3軟核等)的大量應(yīng)用成為可能。 Virtex系列FP
- 關(guān)鍵字: FPGA SelectMap
基于DSP與FPGA的機(jī)器人聲控系統(tǒng)設(shè)計(jì)方案
- 1 引言 機(jī)器人聽覺系統(tǒng)主要是對人的聲音進(jìn)行語音識別并做出判斷,然后輸出相應(yīng)的動作指令控制頭部和手臂的動作,傳統(tǒng)的機(jī)器人聽覺系統(tǒng)一般是以PC機(jī)為平臺對機(jī)器人進(jìn)行控制,其特點(diǎn)是用一臺計(jì)算機(jī)作為機(jī)器人的信息處理核心通過接口電路對機(jī)器人進(jìn)行控制,雖然處理能力比較強(qiáng)大,語音庫比較完備,系統(tǒng)更新以及功能拓展比較容易,但是比較笨重,不利于機(jī)器人的小型化和復(fù)雜條件下進(jìn)行工作,此外功耗大、成本高。 本次設(shè)計(jì)采用了性價(jià)比較高的數(shù)字信號處理芯片TMS320VC5509作為語音識別處理器,具有較快的處理速度,使
- 關(guān)鍵字: DSP FPGA
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473