xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
解析FPGA設(shè)計(jì)流程及其布線資源
- FPGA/CPLD的設(shè)計(jì)流程 1、電路設(shè)計(jì)與輸入 電路設(shè)計(jì)與輸入是指通過某些規(guī)范的描述方式,將工程師電路構(gòu)思輸入給EDA工具。常用的設(shè)計(jì)方法有硬件描述語言(HDL)和原理圖設(shè)計(jì)輸入方法等。原理圖設(shè)計(jì)輸入法在早期應(yīng)用得比
- 關(guān)鍵字: FPGA 設(shè)計(jì)流程 布線 資源
基于ARM+FPGA的運(yùn)動(dòng)控制器設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:本文以微控制器AT91RM9200 和EP1C6Q240C8 為核心,對(duì)工業(yè)CT 機(jī)的運(yùn)動(dòng)控制器進(jìn)行了設(shè)計(jì),從硬件和軟件兩個(gè)方 ...
- 關(guān)鍵字: ARM FPGA 運(yùn)動(dòng)控制器
基于ARM/FPGA的高速同步數(shù)據(jù)采集方案
- 大多數(shù)的勘探、觀測(cè)工作都是在嚴(yán)苛的環(huán)境中進(jìn)行的,對(duì)數(shù)據(jù)的準(zhǔn)確性、實(shí)時(shí)性都有著較高的要求,并且大多情況 ...
- 關(guān)鍵字: ARM FPGA 同步數(shù)據(jù)采集
后發(fā)者如何制人?Altera與ARM戰(zhàn)略合作細(xì)節(jié)公布
- 2012年12月13日,Altera聯(lián)合ARM召開發(fā)布會(huì),共同宣布發(fā)售其首款28nm FPGA SoC器件,包含雙核ARM Cortex-A9 800MHz處理器,此時(shí),賽靈思的類似產(chǎn)品Zynq已經(jīng)發(fā)售一年有余。 客觀來說,Altera的SoC產(chǎn)品進(jìn)展比賽靈思緩慢許多,2010年,賽靈思就放出了與ARM合作開發(fā)下一代SoC器件的消息,而與之對(duì)應(yīng)的Altera只是公布了與MIPS的合作藍(lán)圖,又聯(lián)合Intel宣布X86與FPGA的融合技術(shù),直到2011年年中,Altera與ARM的合作計(jì)劃才姍姍來遲
- 關(guān)鍵字: Altera FPGA
基于FPGA的數(shù)字秒表設(shè)計(jì)與仿真
- 基于FPGA的數(shù)字秒表設(shè)計(jì)與仿真,數(shù)字集成電路作為當(dāng)今信息時(shí)代的基石,不僅在信息處理、工業(yè)控制等生產(chǎn)領(lǐng)域得到普及應(yīng)用,并且在人們的日常生活中也是隨處可見,極大的改變了人們的生活方式。面對(duì)如此巨大的市場(chǎng),要求數(shù)字集成電路的設(shè)計(jì)周期盡可能
- 關(guān)鍵字: 仿真 設(shè)計(jì) 數(shù)字秒表 FPGA 基于
基于FPGA的空間電場(chǎng)信號(hào)采集系統(tǒng)設(shè)計(jì)
- 提出一種基于FPGA的空間電場(chǎng)信號(hào)數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計(jì)方案,F(xiàn)PGA為主控制器控制A/D采樣和同步422發(fā)送。X,Y,Z三個(gè)方向的空間電場(chǎng)信號(hào)經(jīng)過信號(hào)處理和A/D采樣,在FPGA片內(nèi)濾波劃分為不同的頻段,通過同步422接口發(fā)送到后續(xù)設(shè)備。該系統(tǒng)性能可靠穩(wěn)定,致力于應(yīng)用在探空火箭有效載荷——箭載電場(chǎng)儀上,對(duì)其他電場(chǎng)信號(hào)采集與處理系統(tǒng)也有一定的應(yīng)用價(jià)值。
- 關(guān)鍵字: FPGA 空間電場(chǎng)信號(hào) 采集 系統(tǒng)設(shè)計(jì)
基于FPGA的微電網(wǎng)并網(wǎng)控制器的設(shè)計(jì)與實(shí)現(xiàn)
- 針對(duì)微電網(wǎng)與大電網(wǎng)能量交互的問題,設(shè)計(jì)了一種基于現(xiàn)場(chǎng)可編程門陣列(FPGA)實(shí)現(xiàn)的微電網(wǎng)并網(wǎng)控制器。該并網(wǎng)控制器以ADS7864芯片為核心實(shí)現(xiàn)數(shù)據(jù)的的同步采樣;同時(shí),根據(jù)鎖相原理,研究了一種改進(jìn)的基于同步空間坐標(biāo)變換的鎖相控制算法,給出了鎖相環(huán)模塊中濾波器和PI調(diào)節(jié)器參數(shù)的設(shè)汁方法。通過Matlab/Simulink仿真分析驗(yàn)證了鎖相環(huán)的有效性,最后研制出基于FPGA實(shí)現(xiàn)的并網(wǎng)控制器并應(yīng)用于微電網(wǎng)實(shí)驗(yàn)平臺(tái)。實(shí)驗(yàn)表明該控制器能實(shí)現(xiàn)快速準(zhǔn)確的數(shù)據(jù)采集和鎖相控制,從而實(shí)現(xiàn)微電網(wǎng)的平滑并網(wǎng)。
- 關(guān)鍵字: FPGA 微電網(wǎng) 并網(wǎng) 控制器
基于OpenBus系統(tǒng)的FPGA嵌入式設(shè)計(jì)與實(shí)現(xiàn)
- 隨著FPGA技術(shù)的發(fā)展,F(xiàn)PGA設(shè)計(jì)已不再只是硬件電路的設(shè)計(jì),而是包含處理器、外國組件和接口邏輯在內(nèi)的完整數(shù)字系統(tǒng),同時(shí)在處理器中編程完成嵌入式代碼的FPGA“軟”設(shè)計(jì)。與傳統(tǒng)的主要基于硬件描述語言進(jìn)行FPGA設(shè)計(jì)井發(fā)不同,本文在電路設(shè)計(jì)軟件Altium Desi gner開發(fā)環(huán)境下,結(jié)合Xilinx公司的ISE設(shè)計(jì)軟件,在Altium Designer的創(chuàng)新電子設(shè)計(jì)平臺(tái)NanoBoard 3000上,設(shè)計(jì)實(shí)現(xiàn)了基于Altium Designer特有的系統(tǒng)級(jí)設(shè)計(jì)方法OpenBus系
- 關(guān)鍵字: OpenBus FPGA 系統(tǒng) 嵌入式設(shè)計(jì)
基于DSP和FPGA的汽車防撞高速數(shù)據(jù)采集系統(tǒng)
- 隨著信息技術(shù)的不斷發(fā)展,數(shù)據(jù)采集技術(shù)已成為重要的現(xiàn)代化的工具,并且其應(yīng)用范圍也在不斷擴(kuò)大,在通信、雷達(dá)、醫(yī)療、遙測(cè)遙感等領(lǐng)域得到了廣泛的應(yīng)用。本文為了汽車防撞報(bào)警設(shè)備高速信號(hào)處理的目的,采用了DSP和FPGA處理器加上相關(guān)算法,實(shí)現(xiàn)了對(duì)激光雷達(dá)回波信號(hào)能夠高速的采集和處理。
- 關(guān)鍵字: FPGA DSP 汽車防撞 高速數(shù)據(jù)
基于FPGA的模糊PID控制器設(shè)計(jì)
- 針對(duì)實(shí)現(xiàn)傳統(tǒng)模糊PID控制器時(shí),需要建立比例、積分和微分三個(gè)模糊控制器,存在模糊規(guī)則較繁雜、運(yùn)算量大、速度慢等問題,提出了以PD模糊控制器代替P1模糊控制器,采用兩個(gè)PD模糊控制器,并引入FPGA技術(shù),實(shí)現(xiàn)模糊PID控制器。通過QuartusⅡ和Matlab聯(lián)合仿真,比較了基于FBC和SBC實(shí)現(xiàn)的模糊PID控制器的控制效果,驗(yàn)證了設(shè)計(jì)方案的正確性和可行性。
- 關(guān)鍵字: 模糊PID 控制器 FPGA:QuartusⅡ Matlab
基于FPGA的相關(guān)測(cè)速系統(tǒng)
- 相關(guān)測(cè)速是以隨機(jī)過程的相關(guān)理論和信息理論為基礎(chǔ)發(fā)展起來的[1-2],它的應(yīng)用始于上世紀(jì)40年代,首先應(yīng)用于軍事上,然后逐漸轉(zhuǎn)移到科學(xué)研究和民用上,現(xiàn)在已經(jīng)在各個(gè)領(lǐng)域內(nèi)得到日益廣泛的應(yīng)用。 盡管相關(guān)測(cè)速的運(yùn)算量
- 關(guān)鍵字: FPGA 測(cè)速系統(tǒng)
基于FPGA的多功能頻率計(jì)的設(shè)計(jì)
- 基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C語言對(duì)MC8051 IP Core進(jìn)行編程,以其作為控制核心,實(shí)現(xiàn)系統(tǒng)控制。在FPGA芯片中,利用Verilog HDL語言進(jìn)行編程,設(shè)計(jì)了以MC8051 IP Core為核心的控制模塊、計(jì)數(shù)模塊、鎖存模塊和LCD顯示模塊等幾部分,實(shí)現(xiàn)了頻率的自動(dòng)測(cè)量,測(cè)量范圍為0.1Hz~50MHz,測(cè)量誤差0.01%。并實(shí)現(xiàn)測(cè)頻率、周期、占空比等功能。
- 關(guān)鍵字: FPGA 多功能 頻率計(jì)
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473