首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

28納米FPGA: 降低功耗 提高帶寬

  •   低功耗和高帶寬是下一代高端設(shè)計的兩個主要需求。對全球范圍多個應(yīng)用領(lǐng)域的調(diào)研表明,以相同甚至更低功耗及成本來實現(xiàn)更大的帶寬已成為大勢所趨。現(xiàn)在應(yīng)對帶寬不斷增長的技術(shù)是演進中的40G和100G系統(tǒng)(以及即將出現(xiàn)的400G系統(tǒng))。設(shè)計下一代FPGA來滿足目前對寬帶和低功耗需求的難度越來越大?! ?/li>
  • 關(guān)鍵字: Altera  FPGA  

基于FPGA的CMI編碼系統(tǒng)設(shè)計

  • 摘要:提出了一種基于FPGA并利用Verilog HDL實現(xiàn)的CMI編碼設(shè)計方法。研究了CMI碼型的編碼特點,提出了利用Altera公司CycloneⅡ系列EP2C5Q型號FPGA完成CMI編碼功能的方案。在系統(tǒng)程序設(shè)計中,首先產(chǎn)生m序列,然后程序
  • 關(guān)鍵字: FPGA  CMI  編碼  系統(tǒng)設(shè)計    

FPGA實現(xiàn)時分多址的一種改進型方法

  • 摘要:利用FPGA實現(xiàn)時分多址的方法有很多種,但大多數(shù)方法都對FPGA芯片資源的占用非常巨大。針對這一問題,提出一種改進型方法來實現(xiàn)時分多址。通過使用FPGA芯片內(nèi)部的雙口隨機訪問存儲器(雙口RAM),利用同一塊RAM采
  • 關(guān)鍵字: FPGA  時分  多址  改進型    

基于FPGA的數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn)

  • 摘要:基于FPGA和USB2.0的技術(shù)方案,設(shè)計了一種高速化和集成化的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)是以Altera公司的FPGA芯片EP2C5T144為主控芯片,以Cypress公司的EZ-USB FX2芯片為傳輸手段設(shè)計實現(xiàn)的。首先詳細介紹了整體系統(tǒng)的
  • 關(guān)鍵字: FPGA  數(shù)據(jù)采集系統(tǒng)    

基于FPGA+DSP的雷達高速數(shù)據(jù)采集系統(tǒng)的實現(xiàn)

  • 摘要:激光雷達的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點,對其進行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時,A/D轉(zhuǎn)換器與數(shù)字信號處理器直接連接會導(dǎo)致數(shù)據(jù)傳輸不
  • 關(guān)鍵字: FPGA  DSP  雷達  高速數(shù)據(jù)    

數(shù)字基帶傳輸系統(tǒng)的FPGA設(shè)計與實現(xiàn)

  • 摘要:為了提高系統(tǒng)的集成度和可靠性,降低功耗和成本,增強系統(tǒng)的靈活性,提出一種采用非常高速積體電路的硬件描述語言(VHDL語言)來設(shè)計數(shù)字基帶傳輸系統(tǒng)的方法。詳細闡述數(shù)字基帶傳輸系統(tǒng)中信號碼型的設(shè)計原則,數(shù)
  • 關(guān)鍵字: FPGA  數(shù)字基帶  傳輸系統(tǒng)    

Altera有望2012年成FPGA龍頭

  •   市場分析師預(yù)測,全球營收排名第二大的可程序化邏輯組件供貨商Altera,有機會在2012年初取代該市場龍頭Xilinx躍上第一大供貨商位置。  
  • 關(guān)鍵字: Altera  FPGA  

FPGA實現(xiàn)IRIG-B(DC)碼編碼和解碼的設(shè)計

  • 為達到IRIG-B碼與時間信號輸入、輸出的精確同步,采用現(xiàn)代化靶場的IRIG-B碼編碼和解碼的原理,從工程的角度出發(fā),提出了使用現(xiàn)場可編程門陣列(FPGA)來實現(xiàn)IRIG-B碼編碼和解碼的設(shè)計方案和體系結(jié)構(gòu),設(shè)計中會涉及到幾個不同的時鐘頻率,F(xiàn)PGA對時鐘的同步性具有靈活性、效率高、且功耗低??垢蓴_性好的特點。結(jié)果表明,F(xiàn)PGA能夠確保為從設(shè)備提供同源的時鐘基準,使時鐘與信號的延遲控制在200 ns以內(nèi),從而得到了IRIG-B碼與時間精確同步的效果。
  • 關(guān)鍵字: IRIG-B  FPGA  DC  編碼    

基于FPGA與DSP的雷達高速數(shù)據(jù)采集系統(tǒng)

  • 激光雷達的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點,對其進行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時,A/D轉(zhuǎn)換器與數(shù)字信號處理器直接連接會導(dǎo)致數(shù)據(jù)傳輸不及時,影響系統(tǒng)可靠性、實時性。針對激光雷達回撥信號,提出基于FPGA與DSP的高速數(shù)據(jù)采集系統(tǒng),利用FPGA內(nèi)部的異步FIFO和DCM實現(xiàn)A/D轉(zhuǎn)換器與DSP的高速外部存儲接口(EMIF)之間的數(shù)據(jù)傳輸。介紹了ADC外圍電路、工作時序以及DSP的EMIF的設(shè)置參數(shù),并對異步FIFO數(shù)據(jù)讀寫進行仿真,結(jié)合硬件結(jié)構(gòu)詳細地
  • 關(guān)鍵字: FPGA  DSP  雷達  高速數(shù)據(jù)    

高精度DDFS信號源FPGA實現(xiàn)

  • 為進行高精度信號源的設(shè)計,同時降低設(shè)計成本,以Cyclone II系列低端FPGA為核心,利用直接頻率合成技術(shù),對正弦信號等數(shù)據(jù)進行1/4周期壓縮存儲到ROM中,在外部時鐘頻率為50 MHz,實現(xiàn)了正弦信號源的設(shè)計,同時,實現(xiàn)三角波、鋸齒波、矩形脈沖及2-ASK、2-PSK和2-FSK等數(shù)字調(diào)制信號,系統(tǒng)還具有掃頻、指定波形次數(shù)等功能。仿真結(jié)果表明,信號源精度高,頻率調(diào)整步進可達0.034 92 Hz,頻率范圍為0.034 92 Hz~9.375 MHz,制作成本低,功能豐富。
  • 關(guān)鍵字: DDFS  FPGA  高精度  信號源    

基于CPLD和MT8880的遠程控制及播音系統(tǒng)設(shè)計

  • 摘要: 介紹了一種基于CPLD和MT8880的遠程控制及語音通信的解決方案。給出了系統(tǒng)的原理框圖和關(guān)鍵電路, 并對關(guān)鍵電路的工作原理進行了說明; 最后給出了系統(tǒng)主機控制器中關(guān)鍵模塊的QUARTUS II設(shè)計圖及基于VHDL語言
  • 關(guān)鍵字: CPLD  8880  MT  遠程控制    

SoC FPGA上的策略考慮

  • SoC FPGA上的策略考慮,引言  集成了 FPGA 架構(gòu)、硬核 CPU 子系統(tǒng)以及其他硬核 IP 的半導(dǎo)體器件 SoC FPGA 已經(jīng)發(fā)展到了一個“關(guān)鍵點”,它在今后十年中會得到廣泛應(yīng)用,為系統(tǒng)設(shè)計人員提供更多的選擇。對于在 FPGA 上開發(fā)的系統(tǒng)
  • 關(guān)鍵字: 考慮  策略  FPGA  SoC  

PLD/FPGA硬件語言設(shè)計verilog HDL

  • PLD/FPGA硬件語言設(shè)計verilog HDL,HDL概述  隨著EDA技術(shù)的發(fā)展,使用硬件語言設(shè)計PLD/FPGA成為一種趨勢。目前最主要的硬件描述語言是VHDL和verilog HDL及System Verilog。 VHDL發(fā)展的較早,語法嚴格;而Verilog HDL是在C語言的基礎(chǔ)上發(fā)展起來的一種硬
  • 關(guān)鍵字: verilog  HDL  設(shè)計  語言  硬件  PLD/FPGA  

基于DSP+FPGA的紅外圖像小目標檢測系統(tǒng)設(shè)計

  • 基于DSP+FPGA的紅外圖像小目標檢測系統(tǒng)設(shè)計,研究單幀紅外圖像小目標的檢測問題。對傳統(tǒng)基于數(shù)學(xué)形態(tài)學(xué)的Top-hat算子進行分析和實驗,并利用一種最大類間方差方法確定分割閾值,進行圖像分割和目標檢測。在Matlab仿真中發(fā)現(xiàn),這種方法能夠在一定程度上提高單幀圖像目標檢測的成功率,并且在一定程度上能夠適應(yīng)不同環(huán)境的需要,在實際應(yīng)用中具有一定的魯棒性。同時描述一種基于DSP+FPGA的紅外圖像處理系統(tǒng),該結(jié)構(gòu)在一定程度上可滿足實時性和靈活性的要求,具有很強的通用性和可擴展性。介紹了該系統(tǒng)的總體結(jié)構(gòu),并且給
  • 關(guān)鍵字: 目標  檢測系統(tǒng)  設(shè)計  圖像  紅外  DSP  FPGA  基于  

基于FPGA的視頻格式轉(zhuǎn)換系統(tǒng)設(shè)計

  • 摘 要: 針對電視制式PAL /NTSC 信號輸出VGA 顯示格式的解決辦法,詳細講述了基于FPGA 視頻格式轉(zhuǎn)換系統(tǒng)的設(shè)計實現(xiàn)。采用Cyclone Ⅲ系列的EP3C1*84C6作為核心處理器件,實現(xiàn)了NTSC /PAL制式視頻的解碼、色空間轉(zhuǎn)換(
  • 關(guān)鍵字: 系統(tǒng)  設(shè)計  轉(zhuǎn)換  格式  FPGA  視頻  基于  
共6991條 305/467 |‹ « 303 304 305 306 307 308 309 310 311 312 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473