fpga-nios 文章 進入fpga-nios技術社區(qū)
采用EEPROM對大容量FPGA芯片數(shù)據(jù)實現(xiàn)串行加載
- 自大規(guī)?,F(xiàn)場可編程邏輯器件問世以來,先后出現(xiàn)了兩類器件,一類是基于SRAM體系結(jié)構的FPGA系列,如XILINX公司的4000系列和最新的Virtex系列;另一類是基于faxtFLASH技術的CPLD器件,如XILINX公司的9500系列和Lattice公司的ispLSxx系列芯片。FPGA具有容量大、設計資源豐富、片內(nèi)ROM及RAM設計靈活等特點1,但是它們需要在每次上電時進行數(shù)據(jù)加載。目前實現(xiàn)加載的方法有以下三種:①采用PROM并行加載;②采用專用SROM串行加載;③采用單片機控制實現(xiàn)加載。
- 關鍵字: FPGA XILINX CPLD 數(shù)據(jù)加載 EEPROM
基于USB的ARINC429總線接口模塊設計
- 引言 ARINC429總線由美國航天無線電設備公司所資助,是廣泛應用于當前航空電子設備中的一種數(shù)據(jù)總線傳輸標準。與傳統(tǒng)的航空電子設備間的模擬傳輸相比,ARINC429總線具有抗干擾能力強、傳輸精度高、傳輸線路少以及成本低等優(yōu)點。ARINC數(shù)據(jù)總線協(xié)議規(guī)定一個數(shù)據(jù)由32位組成,采用雙極性歸零碼,以12.5Kb/s或100Kb/s碼速率傳輸。本設計利用USB即插即用、FPGA可靈活配置等特點,設計了基于USB總線的ARINC429總線接口模塊。 接口模塊總體設計結(jié)構 接口
- 關鍵字: 接口 FPGA USB 總線
基于AD9957的USB側(cè)音測距信號發(fā)生器設計
- 0 引言 隨著我國航天技術的不斷進步,深空測距技術受到越來越多的關注。在深空測距系統(tǒng)中,中頻信號發(fā)生器對系統(tǒng)性能有著重要的意義。在USB(統(tǒng)一S頻段)系統(tǒng)中,原有的模擬電路實現(xiàn)的發(fā)射模塊存在性能不完善、輸入動態(tài)范圍小、可控性能差、不能適應中心頻率大范圍變化、體積大等問題,為了解決上述問題,可在一個標準化通用數(shù)字調(diào)制信號發(fā)生器的平臺上,通過外圍的控制電路,實現(xiàn)對載波中心頻率、輸出功率、調(diào)相指數(shù)、測距音通/斷控制等參數(shù)的改變。 以軟件無線電思想為核心,基于PLD(可編程邏輯器件)的通用調(diào)制信號
- 關鍵字: 測距 PLD USB D/A FPGA
基于FPGA的自然對數(shù)變換器的設計與實現(xiàn)
- 本文利用CORD IC算法在FPGA上實現(xiàn)了自然對數(shù)運算器。實驗結(jié)果表明該對數(shù)運算器的輸出誤差為10-4數(shù)量級,最高頻率可達到80MHz。該運算器適用于高速大數(shù)據(jù)量的數(shù)據(jù)處理。
- 關鍵字: FPGA 對數(shù)運算 CORD IC算法 對數(shù)變換器 200808
Altera FPGA開發(fā)板為XLoom提供誤碼率測試環(huán)境
- 進一步展示其FPGA靈活性和通用性,Altera公司宣布,XLoom通信公司采用Stratix® II GX FPGA信號完整性開發(fā)套件來提供獨特的誤碼率(BER)測試環(huán)境。和傳統(tǒng)的BER測試設備相比,Altera基于FPGA的開發(fā)板支持XLoom以更高的性價比來測試芯片級光電互聯(lián)模塊。這一獨特的測試環(huán)境更貼近實際的客戶狀態(tài),同時進一步節(jié)省了空間,降低了功耗。 傳統(tǒng)的BER測試儀成本高達100,000美元,而Stratix II GX FPGA信號完整性開發(fā)套件在這方面的成本節(jié)省了90%
- 關鍵字: Altera FPGA 開發(fā)套件 XLoom
基于FPGA的空間存儲器的糾錯系統(tǒng)
- 1、引言 阿爾法磁譜儀(Alpha Magnetic Spectrometer,AMS)實驗室是丁肇中博士領導的由美、俄、德、法、中等16個國家和地區(qū)共300多名科學家參加的大型國際合作項目。它是國際空間站上唯一大型物理實驗,是人類第一次在太空中精密地測量高能量帶電原子核粒子的實驗。其目的是為尋找反物質(zhì)所組成的宇宙和暗物質(zhì)的來源以及測量宇宙線的來源。 但是對于AMS實驗的空間電子系統(tǒng),同樣會受到高能粒子的襲擊,導致存儲器的內(nèi)容發(fā)生變化,改寫半導體存儲器件的邏輯狀態(tài),導致存儲單元在邏輯&ls
- 關鍵字: FPGA 存儲器 AMS 編碼 譯碼
Actel推出Libero集成開發(fā)環(huán)境 8.4
- Actel公司宣布其Libero® 集成開發(fā)環(huán)境 (IDE) 增添全新的功耗優(yōu)化和增強的設計創(chuàng)建功能。全新的Libero IDE 8.4針對基于 Flash的IGLOO®、IGLOO PLUS和 ProASIC®3L現(xiàn)場可編程門陣列 (FPGA),提供由1.14V至 1.575V的FPGA內(nèi)核工作電壓范圍,為設計人員提供額外的內(nèi)核電壓選擇,以實現(xiàn)更低的功耗。新版本Libero IDE改進了SmartPower功耗分析工具,便于比較同一設計的多種設計實現(xiàn)和器件不同工作條件下的狀況
- 關鍵字: Actel IDE Libero FPGA 集成開發(fā)環(huán)境
Altera在40nm:抖動、信號完整性、功耗和工藝達到最佳的收發(fā)器
- 1. 引言 在摩爾定律的推動下,半導體行業(yè)技術發(fā)展非常迅速,集成電路晶體管數(shù)量每兩年翻倍,對器件或者系統(tǒng)之間的通信鏈路數(shù)據(jù)速率要求越來越高。而工藝節(jié)點的減小又促進了摩爾定律。減小體積可以在單位邏輯中容納更多的功能,提高工作速率、邏輯密度和集成度,同時降低了。通常采用高級設計方法和工藝技術來提高數(shù)據(jù)速率,支持固網(wǎng)和無線通信、計算機、存儲、軍事應用以及廣播電子系統(tǒng)發(fā)送接收大量數(shù)據(jù),以滿足不斷增長的數(shù)據(jù)傳輸和帶寬要求。 微處理器和FPGA等前沿產(chǎn)品采用了65-nm工藝技術。這些產(chǎn)品的后續(xù)型號將采
- 關鍵字: 半導體 FPGA 微處理器 I/O
ARM7與FPGA在工業(yè)控制的結(jié)合
- 工業(yè)控制中往往需要完成多通道故障檢測及多通道命令控制(這種多任務設置非常普遍),單獨的CPU芯片由于其外部控制接口數(shù)量有限而難以直接完成多路檢控任務,故利用ARM芯片與FPGA相結(jié)合來擴展檢控通道是一個非常好的選擇。這里介紹用Atmel公司ARM7處理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)結(jié)合使用完成多通道檢控任務的一種實現(xiàn)方法。 各部分功能簡介 圖1為此系統(tǒng)的結(jié)構連接框圖。如圖所示,ARM芯片與FPGA芯片之間通過數(shù)據(jù)總線、地址總線及讀寫控
- 關鍵字: 工業(yè)控制 ARM FPGA 處理器
基于ARM的嵌入式系統(tǒng)中從串配置FPGA的實現(xiàn)
- 1 引言 ARM(Advanced RISC Machines)既可以認為是一個公司。也可以認為是對一類微處理器的統(tǒng)稱,還可以認為是一項技術?;贏RM技術的微處理器應用約占據(jù)了32位RISC微處理器75%以上的市場份額,ARM技術正在逐步滲入到人們生活的各個方面[1]。到目前為止,ARM微處理器及技術已經(jīng)廣泛應用到各個領域,包括工業(yè)控制領域、網(wǎng)絡應用、消費類電子產(chǎn)品、成像和安全產(chǎn)品等。 FPGA(Field Programmable Gate Array)是一種高密度現(xiàn)場可編程邏輯器件,
- 關鍵字: ARM 嵌入式 FPGA SRAM
基于FPGA的數(shù)據(jù)無阻塞交換設計
- 0 引言 隨著FPGA和大規(guī)模集成電路的發(fā)展,數(shù)據(jù)交換的實現(xiàn)有了新的方法。在該設計中,F(xiàn)PGA完成串口數(shù)據(jù)信號(TXD、RXD)的交換,專用的時隙交換芯片完成串口握手線(RTS、CTS、DTR、DSR、DCD、RI)的交換。內(nèi)部有硬件沖突監(jiān)測功能,能夠自動檢測到2個終端同時連接到同一個信道或2個信道連接到同一個終端,并自動將舊的連接狀態(tài)拆除,建立新的鏈路。這樣就使原來的連接終端進入空閑狀態(tài),保證終端和信道時間軸上的無縫隙切換。通過判斷RI的狀態(tài),它還可以監(jiān)視信道DCE的狀態(tài),判斷出信道是否有請求
- 關鍵字: FPGA 集成電路 數(shù)據(jù)交換 串口
FPGA躋身汽車系統(tǒng)關鍵應用領域
- 消費者迫切需求的輔助駕駛系統(tǒng)技術需要具有先進精密功能且外形尺寸又非常小的高可靠性元件。由于這些系統(tǒng)尺寸很小,而且彼此非??拷虼诉€要求器件具有超低功耗和良好的耐久性。空間受限的系統(tǒng)在設計方面存在的熱可靠性問題可通過采用較少的元件及超低的功耗來解決。Actel公司以Flash為基礎的ProASIC3 FPGA具有固件錯誤免疫力、低功耗和小外形尺寸等優(yōu)勢,因而消除了FPGA(現(xiàn)場可編程門陣列)用于安全關鍵汽車應用領域的障礙。 汽車工程師過去通常依賴于MCU(微控制器)和定制ASIC(專用集成電
- 關鍵字: FPGA ASIC MCU ProASIC3 半導體器件
fpga-nios介紹
您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473