首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> aiot soc

嵌入式視覺設(shè)計(jì)要?jiǎng)?chuàng)新,選擇FPGA成關(guān)鍵

  • 什么樣的積極創(chuàng)新可以幫助您設(shè)計(jì)出這樣一個(gè)系統(tǒng)——它能夠提醒用戶有兒童在游泳池中溺水,或是有入侵者試圖闖入住宅或者辦公場所?這種技術(shù)還能夠提醒駕駛員道路上即將發(fā)生的危險(xiǎn),甚至可以制止他們并線、加速及其它可能會(huì)給自身或他人帶來危險(xiǎn)的操作。
  • 關(guān)鍵字: FPGA  嵌入式  CPU  SoC  ARM  

強(qiáng)化DPD演算效能SoC FPGA提升蜂巢網(wǎng)絡(luò)設(shè)備整合度

  • 蜂巢式網(wǎng)絡(luò)服務(wù)供應(yīng)商對(duì)降低營運(yùn)成本的需求愈來愈迫切,因此現(xiàn)場可編程門陣列(FPGA)業(yè)者推出整合嵌入式處理器的SoC FPGA方案,并導(dǎo)入效能更高的數(shù)字預(yù)失真(DPD)演算法,協(xié)助網(wǎng)絡(luò)設(shè)備制造商以更低功耗及成本,打造更高生產(chǎn)力的產(chǎn)品。
  • 關(guān)鍵字: 蜂巢式網(wǎng)絡(luò)  FPGA  SoC  DSP  ARM  

基于FPGA的SPI Flash控制器的設(shè)計(jì)方案

  • 本文提出一個(gè)基于FPGA的SPI Flash讀寫硬件實(shí)現(xiàn)方案,該方案利用硬件對(duì)SPI Flash進(jìn)行控制,能夠非常方便地完成Flash的讀寫、擦除、刷新及預(yù)充電等操作,同時(shí)編寫的SPI Flash控制器IP核能夠進(jìn)行移植和復(fù)用,作為SOC芯片的功能模塊。
  • 關(guān)鍵字: FPGA  Flash  SOC  CPU  VHDL  

基于低成本FPGA的高清低碼流H.264攝像機(jī)SoC參考設(shè)計(jì)

  • 摘要:本文提出了一種基于低成本FPGA的高清低碼流安防攝像機(jī)SoC實(shí)現(xiàn)方式,該設(shè)計(jì)已經(jīng)完全實(shí)現(xiàn),開創(chuàng)了高清低碼流安防攝像機(jī)SoC的先河。
  • 關(guān)鍵字: FPGA  SoC  ASIC  攝像機(jī)  傳感器  

新思、瑞昱、聯(lián)電攜手合作 打造智慧電視單晶片SoC

  •   瑞昱採用聯(lián)電40奈米低功耗製程與新思DesignWare邏輯庫及嵌入式記憶體廣泛組合,達(dá)成一次完成硅晶設(shè)計(jì)(First-Pass Silicon Success)的目標(biāo)   重點(diǎn)摘要:   ? 新思科技、瑞昱半導(dǎo)體與聯(lián)華電子三方合作,讓瑞昱4K2K UHD智慧電視SoC達(dá)成一次完成硅晶設(shè)計(jì)的目標(biāo),并獲頒2013年臺(tái)北國際電腦展「BC Award金獎(jiǎng)」(Best Choice Golden Award) 。   ? 新思科技DesignWare邏輯庫及嵌入式記憶體和Galaxy實(shí)作平臺(tái)
  • 關(guān)鍵字: 智慧電視  SoC  

新思、瑞昱、聯(lián)電攜手打造第一個(gè)超高畫質(zhì)智能電視單芯片SoC

  • 全球芯片設(shè)計(jì)及電子系統(tǒng)軟件暨IP領(lǐng)導(dǎo)廠商新思科技(Synopsys)、全球頂尖網(wǎng)絡(luò)與多媒體芯片大廠瑞昱半導(dǎo)體以及世界一流的晶圓專工廠聯(lián)華電子,日前宣布共同達(dá)成瑞昱RTD2995 UHD智能電視控制器SoC芯片一次完成硅晶設(shè)計(jì)(first-pass silicon success)的目標(biāo)
  • 關(guān)鍵字: 新思  瑞昱  聯(lián)華  SoC  

Cadence與Digital成功縮減Realtek瑞昱數(shù)字電視SoC面積

  • 2014年2月12日,全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)宣布,瑞昱半導(dǎo)體(Realtek Semiconductor Corp.) 成功運(yùn)用Cadence? Encounter? RTL Compiler的physical aware RTL合成縮減數(shù)字電視SoC面積,并具體實(shí)現(xiàn)在高度整合的多媒體SoC – Imagination PowerVR SGX544MP2的40nm設(shè)計(jì)上。
  • 關(guān)鍵字: Cadence  瑞昱  SoC  GPU  

ARM推出強(qiáng)化版IP套件系列產(chǎn)品

  • 2014年2月11日,ARM宣布針對(duì)快速成長的主流移動(dòng)與消費(fèi)電子產(chǎn)品市場,推出強(qiáng)化版的具有更高性能和功耗效率的IP套件系列產(chǎn)品。
  • 關(guān)鍵字: ARM  SoC  處理器  

富士通為28nm SoC器件打造全新設(shè)計(jì)方法

  •   富士通半導(dǎo)體(上海)有限公司日前宣布,成功開發(fā)了專為先進(jìn)的28nmSoC器件量身打造的全新設(shè)計(jì)方法,不僅能實(shí)現(xiàn)更高的電路密度,同時(shí)也可有效縮短開發(fā)時(shí)間。采用全新設(shè)計(jì)方法能夠?qū)㈦娐返拿芏忍岣?3%,并可將最終的線路布局時(shí)間縮短至一個(gè)月。這種設(shè)計(jì)方法將整合至富士通半導(dǎo)體的各種全新定制化SoC設(shè)計(jì)方案中,協(xié)助客戶開發(fā)RTL-HandoffSoC器件。富士通半導(dǎo)體預(yù)計(jì)自2014年2月起將開始接受采用這種全新設(shè)計(jì)方法的SoC訂單。   采用28nm等頂尖制程工藝的SoC器件需要有越來越多的功能與效能,進(jìn)而要在
  • 關(guān)鍵字: 富士通  SoC  

張江創(chuàng)新學(xué)院采用了Mentor Graphics的Veloce仿真器

  • 高級(jí)系統(tǒng)驗(yàn)證解決方案領(lǐng)軍企業(yè)Mentor Graphics公司(Nasdaq:MENT)日前宣布,上海張江創(chuàng)新學(xué)院已采用Veloce? 2仿真系統(tǒng),用于片上系統(tǒng)(SoC)集成電路設(shè)計(jì)的功能驗(yàn)證領(lǐng)域的研發(fā)。
  • 關(guān)鍵字: Mentor  張江創(chuàng)新  SoC  仿真器  

LTE多核SoC競出籠 平價(jià)高規(guī)手機(jī)全面升級(jí)4G

  • 4G代表了速度,4G代表了先進(jìn),4G還代表了產(chǎn)品的檔次。所以任何一個(gè)手機(jī)制造商都不會(huì)錯(cuò)過4G的首班車,相信今年手機(jī)賣場里的手機(jī),不論哪個(gè)品牌,4G一定是主打。
  • 關(guān)鍵字: LTE  SoC  

Cadence Incisive 13.2平臺(tái)為SoC驗(yàn)證性能和生產(chǎn)率設(shè)定新標(biāo)準(zhǔn)

  • 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)日前發(fā)布了新版 Incisive? 功能驗(yàn)證平臺(tái),再一次為整體驗(yàn)證性能和生產(chǎn)率設(shè)定新標(biāo)準(zhǔn)。同時(shí)應(yīng)對(duì)知識(shí)產(chǎn)權(quán)(IP)模塊級(jí)到芯片級(jí)及片上系統(tǒng)(SoC)驗(yàn)證的挑戰(zhàn),Incisive13.2 平臺(tái)通過兩個(gè)新的引擎及附加的自動(dòng)化功能,把仿真性能提升了一個(gè)數(shù)量級(jí)來加速SoC驗(yàn)證的收斂。
  • 關(guān)鍵字: Cadence  SoC  Incisive  

SoC驗(yàn)證走出實(shí)驗(yàn)室良機(jī)已到

  •   SoC驗(yàn)證超越了常規(guī)邏輯仿真,但用于加速SoC驗(yàn)證的廣泛應(yīng)用的三種備選方法不但面臨可靠性問題,而且難以進(jìn)行權(quán)衡。而且,最重要的問題還在于硬件加速訪問權(quán)限、時(shí)機(jī)及其穩(wěn)定性。   當(dāng)前,通常采用的三種硬件方法分別是FPGA原型驗(yàn)證、采用驗(yàn)證IP進(jìn)行的加速仿真以及內(nèi)電路仿真(ICE)。這些方法雖適用于某些情況,但對(duì)于那些面對(duì)不斷更新的多處理器、多協(xié)議且偏重于軟件的SoC驗(yàn)證團(tuán)隊(duì)來說,則存在明顯不足。   FPGA原型驗(yàn)證適用于那些運(yùn)行于不再進(jìn)行更新的已有硬件上的軟件,但卻不適用于仍在進(jìn)行大規(guī)模升
  • 關(guān)鍵字: SoC  ICE  

SoC驗(yàn)證走出實(shí)驗(yàn)室良機(jī)已到

  • SoC驗(yàn)證超越了常規(guī)邏輯仿真,但用于加速SoC驗(yàn)證的廣泛應(yīng)用的三種備選方法不但面臨可靠性問題,而且難以進(jìn)行權(quán)衡。而且,最重要的問題還在于硬件加速訪問權(quán)限、時(shí)機(jī)及其穩(wěn)定性。
  • 關(guān)鍵字: SoC  FPGA  仿真  

富士通推出頂尖定制化SoC創(chuàng)新設(shè)計(jì)方法

  • 2014年1月15日 – 富士通半導(dǎo)體(上海)有限公司宣布,成功開發(fā)了專為先進(jìn)的28 nm SoC器件量身打造的全新設(shè)計(jì)方法,不僅能實(shí)現(xiàn)更高的電路密度,同時(shí)也可有效縮短開發(fā)時(shí)間。采用全新設(shè)計(jì)方法能夠?qū)㈦娐返拿芏忍岣?3%,并可將最終的線路布局時(shí)間縮短至一個(gè)月。
  • 關(guān)鍵字: 富士通  SoC  
共1790條 48/120 |‹ « 46 47 48 49 50 51 52 53 54 55 » ›|

aiot soc介紹

您好,目前還沒有人創(chuàng)建詞條aiot soc!
歡迎您創(chuàng)建該詞條,闡述對(duì)aiot soc的理解,并與今后在此搜索aiot soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473